虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

问题

  • pcb注意问题

    制pcb 的关键问题综合

    标签: pcb

    上传时间: 2013-10-14

    上传用户:songkun

  • 自己总结pcb抗干扰问题

    关于pcb制图时一些抗干扰问题 自己总结的 很实用

    标签: pcb 抗干扰

    上传时间: 2013-11-19

    上传用户:hebmuljb

  • Protel99SE与win7兼容问题的解决

    提供了解决protel99se与win7系统在添加sch和pcb库时出现的“file is not recognised”的问题,比较全面。

    标签: Protel win7 99 SE

    上传时间: 2013-11-21

    上传用户:yunfan1978

  • 高速PCB设计常见问题

    高速PCB设计常见问题

    标签: PCB

    上传时间: 2013-11-04

    上传用户:283155731

  • PCB电路图设计问题

    在PCB设计中经常会碰到一些棘手的问题,特别对于初学者来说,因此把常见问题加以汇总,希望对大家有用。

    标签: PCB 电路图 设计问题

    上传时间: 2013-10-15

    上传用户:cange111

  • PADS常见问题

    常见PADS问题解答,比较详细,有一些注意问题和作图方法

    标签: PADS

    上传时间: 2014-06-11

    上传用户:daoyue

  • 专家关于高速线路的布线问题解答

    专家关于高速线路的布线问题解答

    标签: 高速线路 布线

    上传时间: 2013-11-02

    上传用户:GavinNeko

  • protel问题

    对在使用protel中经常遇到问题的进行简单总结

    标签: protel

    上传时间: 2013-10-16

    上传用户:tanggm

  • 射频电路PCB设计中注意问题

      PCB 设计对于电路设计而言越来越重要。但不少设计者往往只注重原理设计,而对PCB 板的设计布局考虑不多,因此在完成的电路设计中常会出现EMC 问题。文中从射频电路的特性出发,阐述了射频电路PCB 设计中需要注意的一些问题

    标签: PCB 射频电路

    上传时间: 2013-10-24

    上传用户:jiangxiansheng

  • PCB设计问题集锦

    PCB设计问题集锦 问:PCB图中各种字符往往容易叠加在一起,或者相距很近,当板子布得很密时,情况更加严重。当我用Verify Design进行检查时,会产生错误,但这种错误可以忽略。往往这种错误很多,有几百个,将其他更重要的错误淹没了,如何使Verify Design会略掉这种错误,或者在众多的错误中快速找到重要的错误。    答:可以在颜色显示中将文字去掉,不显示后再检查;并记录错误数目。但一定要检查是否真正属于不需要的文字。 问: What’s mean of below warning:(6230,8330 L1) Latium Rule not checked: COMPONENT U26 component rule.答:这是有关制造方面的一个检查,您没有相关设定,所以可以不检查。 问: 怎样导出jop文件?答:应该是JOB文件吧?低版本的powerPCB与PADS使用JOB文件。现在只能输出ASC文件,方法如下STEP:FILE/EXPORT/选择一个asc名称/选择Select ALL/在Format下选择合适的版本/在Unit下选Current比较好/点击OK/完成然后在低版本的powerPCB与PADS产品中Import保存的ASC文件,再保存为JOB文件。 问: 怎样导入reu文件?答:在ECO与Design 工具盒中都可以进行,分别打开ECO与Design 工具盒,点击右边第2个图标就可以。 问: 为什么我在pad stacks中再设一个via:1(如附件)和默认的standardvi(如附件)在布线时V选择1,怎么布线时按add via不能添加进去这是怎么回事,因为有时要使用两种不同的过孔。答:PowerPCB中有多个VIA时需要在Design Rule下根据信号分别设置VIA的使用条件,如电源类只能用Standard VIA等等,这样操作时就比较方便。详细设置方法在PowerPCB软件通中有介绍。 问:为什么我把On-line DRC设置为prevent..移动元时就会弹出(图2),而你们教程中也是这样设置怎么不会呢?答:首先这不是错误,出现的原因是在数据中没有BOARD OUTLINE.您可以设置一个,但是不使用它作为CAM输出数据. 问:我用ctrl+c复制线时怎设置原点进行复制,ctrl+v粘帖时总是以最下面一点和最左边那一点为原点 答: 复制布线时与上面的MOVE MODE设置没有任何关系,需要在右键菜单中选择,这在PowerPCB软件通教程中有专门介绍. 问:用(图4)进行修改线时拉起时怎总是往左边拉起(图5),不知有什么办法可以轻易想拉起左就左,右就右。答: 具体条件不明,请检查一下您的DESIGN GRID,是否太大了. 问: 好不容易拉起右边但是用(图6)修改线怎么改怎么下面都会有一条不能和在一起,而你教程里都会好好的(图8)答:这可能还是与您的GRID 设置有关,不过没有问题,您可以将不需要的那段线删除.最重要的是需要找到布线的感觉,每个软件都不相同,所以需要多练习。 问: 尊敬的老师:您好!这个图已经画好了,但我只对(如图1)一种的完全间距进行检查,怎么错误就那么多,不知怎么改进。请老师指点。这个图在附件中请老师帮看一下,如果还有什么问题请指出来,本人在改进。谢!!!!!答:请注意您的DRC SETUP窗口下的设置是错误的,现在选中的SAME NET是对相同NET进行检查,应该选择NET TO ALL.而不是SAME NET有关各项参数的含义请仔细阅读第5部教程. 问: U101元件已建好,但元件框的拐角处不知是否正确,请帮忙CHECK 答:元件框等可以通过修改编辑来完成。问: U102和U103元件没建完全,在自动建元件参数中有几个不明白:如:SOIC--》silk screen栏下spacing from pin与outdent from first pin对应U102和U103元件应写什么数值,还有这两个元件SILK怎么自动设置,以及SILK内有个圆圈怎么才能画得与该元件参数一致。 答:Spacing from pin指从PIN到SILK的Y方向的距离,outdent from first pin是第一PIN与SILK端点间的距离.请根据元件资料自己计算。

    标签: PCB 设计问题 集锦

    上传时间: 2013-10-07

    上传用户:comer1123