Code Warrior 4.7 Target : MC9S12XS128 Crystal: 16.000Mhz busclock:16.000MHz pllclock:32.000MHz ============================================ 本程序主要包括以下功能: 1.设置锁相环和总线频率; 2.IO口使用; 3.IOC7口16位计数器。 LED计数,根据灯亮可以读取系统循环了多少次
标签: 16.000 MHz busclock pllclock
上传时间: 2017-07-27
上传用户:上善若水
本程序演示 :以非利普TEA5767 为核心的,高中频处理,以及立体声解调,高频锁相环为一体的收音程序, 1 支持手动输入频率 频率范围:87。5MHZ - 108。5MHZ 2 自动搜索电台(本程序已经写好,但效果不太理想,有假台) 3 支持电台编号功能(存储电台频率到24C02) 4 支持频率微调 5 支持电台选择
标签: 5767 TEA 程序 核心
上传时间: 2014-09-05
上传用户:大融融rr
锁相环中的鉴频和鉴相作用的功能实现,通过modelsim仿真调试通过。
标签: 锁相环PLL中的PFD功能实现
上传时间: 2016-01-21
上传用户:积水三千
PLL锁相环实现时钟提取,经过验证可以使用
标签: pll 时钟
上传时间: 2016-07-25
上传用户:sinotyk
ADI公司出品,很好的锁相环设计仿真小软件
标签: ADIsimPLL 锁相环 电路设计
上传时间: 2017-03-06
上传用户:jizhji
ADI公司的引用笔记,讲解了锁相环在通信接收机和发射机的应用
标签: transmitters frequency receivers high pll for and
上传时间: 2017-03-13
上传用户:rfzhangyicheng
学习期间的小verilog实例
标签: verilog 锁相环
上传时间: 2017-06-18
上传用户:yeyanhy
dpll的vhdl源代码,完成全数字锁相环的设计,仿真结果通过无误。
标签: dpll vhdl 源代码
上传时间: 2017-08-30
上传用户:dangbingjoe
该模块为锁相环模块,内部集成了鉴相器,低通滤波器,压控振荡器。此文件为该模块的配置程序。
标签: 4351 ADF
上传时间: 2019-07-14
上传用户:409935850
同频异相锁相环应用,全球唯一应用案例
标签: LC谐振 谐振频率 测试 装置
上传时间: 2021-01-06
上传用户: