虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

通用寄存器

  • 一种新型通用变频调速器的设计.rar

    随着工业技术的发展,变频调速器的应用越来越广泛,它的显著的节能效果和灵活多变的运行方式,给人们留下了深刻印象.但是由于变频器价格昂贵,影响了它的普及及推广应用.如何在提高变频器的性能的同时尽量降低其价格,是一个非常值得研究的问题.该文针对这一情况,并顺应当前变频器集成化、高频化的发展趋势,决定采用性能价格比很高的专用集成电路FSA4828和智能功率模块(IPM)开发一台低价格、高性能、具有实用价值的通用变频调速器.它采用V/F控制方式,有多种控制运行功能和完善的保护措施,从而使其既有较好的运行性能,又有安全稳定的运行状态,不会因各种故障而轻易损坏.同时,先进的人机接口使得参数的输入和变频器运行方式的改变极为方便,新型集成元件的采用也使得它的开发周期短,整机结构简洁,成本较低.该文详细的分析、设计了该通用变频器的硬件电路及控制程序,介绍了两种最主要的集成元件:SA4828和IPM模块PM25RSB120,以及它们在设计中的应用.最后,该文还分析了硬件电路产生的干扰问题,并分别从硬件、软件两方面提出相应的抗干扰措施.

    标签: 变频调速器

    上传时间: 2013-05-23

    上传用户:diertiantang

  • CAT9554 I2C总线扩展器产品数据手册

    CAT9554 是一款基于I2C 和SMBus 接口的8 位通用型输入输出(GPIO)扩展器件,采用CMOS 工艺,一定程度上可缓解I/O 口紧张问题。CAT9554 由以下部分组成:一个输入寄存器、一个输出寄存器、一个配置寄存器、一个极性反转寄存器和一个兼容I²C 与SMBus 的接口。系统主控制器可以通过写CAT9554 的配置寄存器来配置任何一个引脚的输入输出状态,同时也可以通过写极性反转寄存器来反转任意一个引脚的输入电平状态。

    标签: 9554 CAT I2C 总线

    上传时间: 2013-11-19

    上传用户:nunnzhy

  • 微型计算机课程设计论文—通用微机发声程序的汇编设计

    微型计算机课程设计论文—通用微机发声程序的汇编设计 本文讲述了在微型计算机中利用可编程时间间隔定时器的通用发声程序设计,重点讲述了程序的发声原理,节拍的产生,按节拍改变的动画程序原理,并以设计一个简单的乐曲评分程序为引子,分析程序设计的细节。关键字:微机 8253 通用发声程序 动画技术 直接写屏 1. 可编程时间间隔定时器8253在通用个人计算机中,有一个可编程时间间隔定时器8253,它能够根据程序提供的计数值和工作方式,产生各种形状和各种频率的计数/定时脉冲,提供给系统各个部件使用。本设计是利用计算机控制发声的原理,编写演奏乐曲的程序。    在8253/54定时器内部有3个独立工作的计数器:计数器0,计数器1和计数器2,每个计数器都分配有一个断口地址,分别为40H,41H和42H.8253/54内部还有一个公用的控制寄存器,端地址为43H.端口地址输入到8253/54的CS,AL,A0端,分别对3个计数器和控制器寻址.     对8353/54编程时,先要设定控制字,以选择计数器,确定工作方式和计数值的格式.每计数器由三个引脚与外部联系,见教材第320页图9-1.CLK为时钟输入端,GATE为门控信号输入端,OUT为计数/定时信号输入端.每个计数器中包含一个16位计数寄存器,这个计数器时以倒计数的方式计数的,也就是说,从计数初值逐次减1,直到减为0为止.     8253/54的三个计数器是分别编程的,在对任一个计数器编程时,必须首先讲控制字节写入控制寄存器.控制字的作用是告诉8253/54选择哪个计数器工作,要求输出什么样的脉冲波形.另外,对8253/54的初始化工作还包括,向选定的计数器输入一个计数初值,因为这个计数值可以是8为的,也可以是16为的,而8253/5的数据总线是8位的,所以要用两条输出指令来写入初值.下面给出8253/54初始化程序段的一个例子,将计数器2设定为方式3,(关于计数器的工作方式参阅教材第325—330页)计数初值为65536.    MOV   AL,10110110B ;选择计数器2,按方式3工作,计数值是二进制格式    OUT   43H,AL      ; j将控制字送入控制寄存器    MOV   AL,0        ;计数初值为0    OUT   42H,AL      ;将计数初值的低字节送入计数器2    OUT   42H,AL      ;将计数初值的高字节送入计数器2    在IBM PC中8253/54的三个时钟端CLK0,CLK1和CLK2的输入频率都是1.1931817MHZ. PC机上的大多数I/O都是由主板上的8255(或8255A)可编程序外围接口芯片(PPI)管理的.关于8255A的结构和工作原理及应用举例参阅教材第340—373页.教材第364页的”PC/XT机中的扬声器接口电路”一节介绍了扬声器的驱动原理,并给出了通用发声程序.本设计正是基于这个原理,通过编程,控制加到扬声器上的信号的频率,奏出乐曲的.2.发声程序的设计下面是能产生频率为f的通用发声程序:MOV      AL, 10110110B   ;8253控制字:通道2,先写低字节,后写高字节        ;方式3,二进制计数OUT      43H, AL                  ;写入控制字MOV      DX, 0012H               ;被除数高位MOV      AX, 35DEH              ;被除数低位 DIV      ID      ;求计数初值n,结果在AX中OUT      42H, AL     ;送出低8位MOV      AL, AHOUT      42H,AL     ;送出高8位IN      AL, 61H     ;读入8255A端口B的内容MOV      AH, AL                  ;保护B口的原状态OR  AL, 03H     ;使B口后两位置1,其余位保留OUT 61H,AL     ;接通扬声器,使它发声

    标签: 微型计算机 发声程序 论文 微机

    上传时间: 2013-10-17

    上传用户:sunjet

  • 通用阵列逻辑GAL实现基本门电路的设计

    通用阵列逻辑GAL实现基本门电路的设计 一、实验目的 1.了解GAL22V10的结构及其应用; 2.掌握GAL器件的设计原则和一般格式; 3.学会使用VHDL语言进行可编程逻辑器件的逻辑设计; 4.掌握通用阵列逻辑GAL的编程、下载、验证功能的全部过程。 二、实验原理 1. 通用阵列逻辑GAL22V10 通用阵列逻辑GAL是由可编程的与阵列、固定(不可编程)的或阵列和输出逻辑宏单元(OLMC)三部分构成。GAL芯片必须借助GAL的开发软件和硬件,对其编程写入后,才能使GAL芯片具有预期的逻辑功能。GAL22V10有10个I/O口、12个输入口、10个寄存器单元,最高频率为超过100MHz。 ispGAL22V10器件就是把流行的GAL22V10与ISP技术结合起来,在功能和结构上与GAL22V10完全相同,并沿用了GAL22V10器件的标准28脚PLCC封装。ispGAl22V10的传输时延低于7.5ns,系统速度高达100MHz以上,因而非常适用于高速图形处理和高速总线管理。由于它每个输出单元平均能够容纳12个乘积项,最多的单元可达16个乘积项,因而更为适用大型状态机、状态控制及数据处理、通讯工程、测量仪器等领域。ispGAL22V10的功能框图及引脚图分别见图1-1和1-2所示。 另外,采用ispGAL22V10来实现诸如地址译码器之类的基本逻辑功能是非常容易的。为实现在系统编程,每片ispGAL22V10需要有四个在系统编程引脚,它们是串行数据输入(SDI),方式选择(MODE)、串行输出(SDO)和串行时钟(SCLK)。这四个ISP控制信号巧妙地利用28脚PLCC封装GAL22V10的四个空脚,从而使得两种器件的引脚相互兼容。在系统编程电源为+5V,无需外接编程高压。每片ispGAL22V10可以保证一万次在系统编程。 ispGAL22V10的内部结构图如图1-3所示。 2.编译、下载源文件 用VHDL语言编写的源程序,是不能直接对芯片编程下载的,必须经过计算机软件对其进行编译,综合等最终形成PLD器件的熔断丝文件(通常叫做JEDEC文件,简称为JED文件)。通过相应的软件及编程电缆再将JED数据文件写入到GAL芯片,这样GAL芯片就具有用户所需要的逻辑功能。  3.工具软件ispLEVER简介 ispLEVER 是Lattice 公司新推出的一套EDA软件。设计输入可采用原理图、硬件描述语言、混合输入三种方式。能对所设计的数字电子系统进行功能仿真和时序仿真。编译器是此软件的核心,能进行逻辑优化,将逻辑映射到器件中去,自动完成布局与布线并生成编程所需要的熔丝图文件。软件中的Constraints Editor工具允许经由一个图形用户接口选择I/O设置和引脚分配。软件包含Synolicity公司的“Synplify”综合工具和Lattice的ispVM器件编程工具,ispLEVER软件提供给开发者一个简单而有力的工具。

    标签: GAL 阵列 逻辑 门电路

    上传时间: 2013-11-17

    上传用户:看到了没有

  • 众志-863系统芯片 USBDC(univer serial bus devce control通用串行总线设备控制芯片

    众志-863系统芯片 USBDC(univer serial bus devce control通用串行总线设备控制芯片,以下简称USBDC)是和带有USB主机控制器的设备进行通信的支持部件,实现和带有USB主机控制器的设备进行数据交换。 USBDC和APB连接进行寄存器的初始化配置,和DMAC连接进行大量的数据交换。

    标签: control univer serial USBDC

    上传时间: 2015-03-31

    上传用户:kytqcool

  • AVR单片机入门及C语言高效设计实践(四) ATMEAG16L的I/O端口特点及使用 ATMEAG16L单片机有32个通用I/O口

    AVR单片机入门及C语言高效设计实践(四) ATMEAG16L的I/O端口特点及使用 ATMEAG16L单片机有32个通用I/O口,分为PA、PB、PC和PD四组,每组都是8位。这些I/O口都可以通过各自的端口寄存器设置成输入和输出(即作为普通端口使用),有些I/O口还具有第二功能(我们在后面使用到这些第二功能时再介绍)。

    标签: ATMEAG 16L 16 AVR

    上传时间: 2014-01-19

    上传用户:rocketrevenge

  • 这是比较通用的单片机SPI读写SD卡的程序

    这是比较通用的单片机SPI读写SD卡的程序,应用中根据自己的单片机设置管脚和寄存器配置既可以应用

    标签: SPI 比较 单片机 SD卡

    上传时间: 2013-12-06

    上传用户:stvnash

  • 通用数据传送指令. MOV 传送字或字节. MOVSX 先符号扩展,再传送. MOVZX 先零扩展,再传送. PUSH 把字压入堆栈. POP 把字弹出堆栈. PU

    通用数据传送指令. MOV 传送字或字节. MOVSX 先符号扩展,再传送. MOVZX 先零扩展,再传送. PUSH 把字压入堆栈. POP 把字弹出堆栈. PUSHA 把AX,CX,DX,BX,SP,BP,SI,DI依次压入堆栈. POPA 把DI,SI,BP,SP,BX,DX,CX,AX依次弹出堆栈. PUSHAD 把EAX,ECX,EDX,EBX,ESP,EBP,ESI,EDI依次压入堆栈. POPAD 把EDI,ESI,EBP,ESP,EBX,EDX,ECX,EAX依次弹出堆栈. BSWAP 交换32位寄存器里字节的顺序 XCHG 交换字或字节.( 至少有一个操作数为寄存器,段寄存器不可作为操作数) CMPXCHG 比较并交换操作数.( 第二个操作数必须为累加器AL/AX/EAX ) XADD 先交换再累加.( 结果在第一个操作数里 ) XLAT 字节查表转换. ── BX 指向一张 256 字节的表的起点, AL 为表的索引值 (0-255,即 0-FFH) 返回 AL 为查表结果. ( [BX+AL]->AL )

    标签: MOVSX MOVZX PUSH 传送

    上传时间: 2016-08-17

    上传用户:13681659100

  • 基于TMS320F2808的高效双向DCDC变换器.rar

    双向DC/DC变换器(Bi-directionalDC/DCconverters)是能够根据需要调节能量双向传输的直流/直流变换器。随着科技的发展,双向DC/DC变换器的应用需求越来越多,正逐步应用到无轨电车、地铁、列车、电动车等直流电机驱动系统,直流不间断电源系统,航天电源等场合。一方面,双向DC/DC变换器为这些系统提供能量,另一方面,又使可回收能量反向给供电端充电,从而节约能量。 大多数双向DC/DC变换器采用复杂的辅助网络来实现软开关技术,本文所研究的Buck/Boost双向的DC/DC变换器从拓扑上解决器件软开关的问题;由于Buck/Boost双向DC/DC变换器的电流纹波较大,这会带来严重的电磁干扰,本文结合Buck/Boost双向DC/DC变换器拓扑与磁耦合技术使电感电流纹波减小;由于在同一频率下不同负载时电流纹波不同,本文在控制时根据负载改变PWM频率,从而使轻载时的电流纹波均较小。 本文所研究的双向DC/DC变换器采用DSP处理器进行控制,其原因在于:目前没有专门用于控制该Buck/Boost双向DC/DC变换器的控制芯片,而DSP具有多路的高分辨率PWM,通过对DSP寄存器的配置可以实现Buck/Boost双向DC/DC变换器的控制PWM;DSP具有多路高速的A/D转换接口,并可以通过配合PWM完成对反馈采样,具备一定的滤波功能。 本文所研究的数字双向DC/DC变换器实现了在Buck模式下功率MOSFET的零电压开通及零电压关断,电感电流的交迭使其电感输出端电流纹波明显变小,轻载时PWM频率的提升也使得电流纹波变小。

    标签: F2808 2808 320F DCDC

    上传时间: 2013-06-08

    上传用户:cy_ewhat

  • 三电平变频器技术的实用化研究.rar

    近年来,在电气传动领域中三电平变频器得到了广泛的应用。三电平逆变器拓扑结构的出现为高电压、大功率变频器的实现提供了一个有效的途径。研究和开发三电平大功率变频器,无论在技术上还是在实际应用上都有十分重要的意义。本文围绕三电平大功率通用变频器的实用化技术进行了深入分析和研究。 论文首先介绍了三电平逆变器主电路的拓扑结构、控制要求、基本原理、特性和PWM控制策略以及调试中存在的问题和相关的解决方法。 中点电位不平衡是三电平拓扑结构的一个固有问题。针对这一问题,本论文分析了中点电压不平衡的根本原因,采用了一种基于滞环控制的电压平衡控制方法。该方法根据负载电流方向的不同组合,通过调整小矢量的冗余状态和作用时间,并充分考虑到中矢量对中点平衡的影响,动态调整两个电容器上的电压,同时,详细地分析了当参考电压矢量落到具有一种或两种冗余小矢量的小三角形区间时开关状态的选择、开关序列的顺序以及作用时间的分配。 基于载波的调制策略是三电平变频器采用的主要调制方式之一。本论文对所采用的基于载波的调制策略,作了深入分析,得出了相应的谐波特性。基于谐波总含量,对调制特性的优劣进行了比较,同时得出了不同载波调制策略输出电压谐波含量与调制度变化的对应关系,并通过实验和仿真对相关结果进行了验证。 主电路和控制电路的硬件设计将直接影响到变频器的运行性能。本论文介绍了在现场实际运行中变频器的主回路及其控制回路的硬件设计,采用理论计算与实践验证相结合的方法得出器件相关参数,并且针对变频器内外RCD缓冲电路在工作时所产生的电压不平衡作了分析,详细的给出了其缓冲吸收电路算法。 最后,把本文的部分研究结果应用于实际工业现场中,研制了690V/600kW的大功率中压变频器,给出了现场运行结果。运行结果表明该变频器输出波形良好,性能满足要求。

    标签: 三电平 变频器

    上传时间: 2013-08-04

    上传用户:kirivir