虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

资源利用率

  • 基于FPGA的运动估计设计

    本文采用了技术比较成熟的VHDL语言进行设计,并使用Quartus II软件进行时序仿真。由仿真结果可知,无论是在功能的实现上还是在搜索的准确性、高效性以及FPGA片上资源的利用率上,本设计方案都具有明显的优越性。

    标签: FPGA 运动估计

    上传时间: 2013-11-22

    上传用户:hfmm633

  • Xilinx FPGA全局时钟资源的使用方法

    目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构,从而使全局时钟到达芯片内部的所有可配置单元(CLB)、I/O单元 (IOB)和选择性块RAM(Block Select RAM)的时延和抖动都为最小。为了适应复杂设计的需要,Xilinx的FPGA中集成的专用时钟资源与数字延迟锁相环(DLL)的数目不断增加,最新的 Virtex II器件最多可以提供16个全局时钟输入端口和8个数字时钟管理模块(DCM)。与全局时钟资源相关的原语常用的与全局时钟资源相关的Xilinx器件原语包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如图1所示。  

    标签: Xilinx FPGA 全局时钟资源

    上传时间: 2014-01-01

    上传用户:maqianfeng

  • 连续相位QAM调制技术及其FPGA实现

    目前通信领域正处于急速发展阶段,由于新的需 求层出不穷,促使新的业务不断产生,因而导致频率资源越来越紧张。在有限的带宽里要传输大量的多媒体数据,提高频谱利用率成为当前至关重要的课题,否则将 很难容纳如此众多的业务。正交幅度调制(QAM)由于具有很高的频谱利用率被DVB-C等标准选做主要的调制技术。与多进制PSK(MPSK)调制不 同,OAM调制采取幅度与相位相结合的方式,因而可以更充分地利用信号平面,从而在具有高频谱利用效率的同时可以获得比MPSK更低的误码率。 但仔细分析可以发现QAM调制仍存在着频繁的相位跳变,相位跳变会产生较大的谐波分量,因此如果能够在保证QAM调制所需的相位区分度的前提下,尽量减少 或消除这种相位跳变,就可以大大抑制谐波分量,从而进一步提高频谱利用率,同时又不影响QAM的解调性能。文献中提出了针对QPSK调制的相位连续化方 法,本文借鉴该方法,提出连续相位QAM调制技术,并针对QAM调制的特点在电路设计时作了改进。

    标签: FPGA QAM 相位 调制技术

    上传时间: 2013-10-31

    上传用户:凤临西北

  • IDC和ISP接入资源管理平台技术要求和接口规范

    IDC和ISP接入资源管理平台技术要求和接口规范

    标签: IDC ISP 资源 管理平台

    上传时间: 2013-12-20

    上传用户:18165383642

  • 基于GMPLS光网络的分布式多层故障定位方法

    在GMPLS光网络中,为了在故障定位时减少定位数障据链路故障的信令开销,避免不必要的网络资源浪费,降低网络资源的阻塞率,提出了一种分布式多层故障定位方法。该方法在现有的单层故障定位方案的基础上,通过双向数据链路故障通知的方法,避免了一些不必要的故障相关操作,减少了网络节点的负担,提高了网络资源的利用率。

    标签: GMPLS 光网络 分布式 多层

    上传时间: 2013-10-13

    上传用户:wweqas

  • linux内核资源

    linux内核资源

    标签: linux 内核 资源

    上传时间: 2014-12-30

    上传用户:aix008

  • Android的开发环境及开发资源

    Android的开发环境及开发资源

    标签: Android 开发环境 资源

    上传时间: 2013-11-15

    上传用户:xinshou123456

  • pcb开料算利用率 下载

    资料介绍说明 PCB开料软件,可算出板料利用率与做成品个算,有破解文件,可长期使用 详细看下图:  

    标签: pcb 利用率

    上传时间: 2013-11-04

    上传用户:thuyenvinh

  • 一种在FPGA上实现的FIR滤波器的资源优化算法

    在数字滤波器中,FIR滤波器是一种结构简单且总是稳定的滤波器,同时也只有FIR滤波器拥有线性相位的特性。传统的直接型滤波器运算速度过慢,而改进型的DA结构的滤波器需要过高的芯片面积消耗大量的逻辑资源很难达到运算速度以及逻辑资源节约的整体优化。本文提出了一种基于RAG算法的FIR滤波器,与传统的基于DA算法的滤波器结构的滤波器相比,RAG算法简化了FIR滤波器乘法模块的结构,减少了逻辑资源的消耗和硬件实现面积,提高了计算速度。本文设计的16阶FIR滤波器用VerilogHDL进行描述,并综合到Altera公司的CycloneⅡ系列FPGA中。仿真实验表明基于RAG算法的FIR滤波器达到了逻辑资源的节约和运算速度的提高的整体优化效果。

    标签: FPGA FIR 滤波器 优化算法

    上传时间: 2014-01-02

    上传用户:waizhang

  • 赛灵思spartan6系列FPGA片内资源设计指导

    赛灵思spartan6系列FPGA片内资源设计指导

    标签: spartan6 FPGA 赛灵思 资源

    上传时间: 2013-10-16

    上传用户:wang0123456789