虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

误差函数

  • C语言库函数使用大全.rar

    这是关于C语言函数库大全的手册,大家可以在忘记函数的情况下查阅该手册,相信一定很实用~~

    标签: C语言 库函数

    上传时间: 2013-07-14

    上传用户:

  • 时序电路逻辑设计与特殊组合函数-266页-6.7M.pdf

    专辑类-实用电子技术专辑-385册-3.609G 时序电路逻辑设计与特殊组合函数-266页-6.7M.pdf

    标签: 266 6.7 时序电路

    上传时间: 2013-06-14

    上传用户:adamszq

  • 交流电能电功率测量综合误差的测试计算及改进技术-698页-8.9M.pdf

    专辑类-测试技术专辑-134册-1.93G 交流电能电功率测量综合误差的测试计算及改进技术-698页-8.9M.pdf

    标签: 698 8.9 交流

    上传时间: 2013-06-20

    上传用户:wangxuan

  • 用C51编写单片机延时函数.rar

    用C51编写单片机延时函数 ,测试和计算了一些已有的延时函数。

    标签: C51 编写 单片机

    上传时间: 2013-07-02

    上传用户:西伯利亚狼

  • 基于ANN的无刷直流电机无位置传感器控制及转矩波动研究.rar

    该文研究了无刷直流电机的无位置传感器控制理论、转矩波动抑制方法、数字仿真算法和DSP控制技术.首先,该文介绍了无刷直流电机无位置传感器控制原理,比较了目前几种常用的无位置传感器控制方法,提出了基于径向基函数(RBF)神经网络的无位置传感器控制方法.通过离散化位置信号的映射方程,得到网络的基本输入输出,网络的输出通过逻辑处理,处理后的结果作为电机控制信号,同时也作为网络的训练教师.采用在线学习和离线学习两种方式训练网络,并详细介绍了两种方式的算法;其次,该文概述了无刷直流电机转矩波动的产生原因,重点分析了换相转矩波动产生的原理,提出了基于误差反传(BP)神经网络的转矩波动抑制新方法.采用两个结构相同三层网络,建立了电压自校正调节器,对电机端电压进行瞬时调节,保持电路中电流幅值不变,实现了转矩波动的自适应调节.另外,该文推导了较全面的电机数学模型,重点研究了无刷直流电机仿真中的几个关键技术,包括气隙磁场的建立、位置信号的模拟、中心点电压的计算、二极管续流状态的实现以及PWM电流控制的仿真.采用面向对象程序设计(OOP)方法,设计了多功能的仿真软件SIMOT.最后该文介绍了数字信号处理器(DSP)TMS320LF2407的结构和性能,给出了PWM控制和A/D转换的算法,采用反电势法原理实现了无位置传感器控制,并给出了相关的实验结果.

    标签: ANN 无刷直流电机 无位置传感器

    上传时间: 2013-07-14

    上传用户:klds

  • PWM逆变器中滞环电流控制策略的研究.rar

    由于目前尚未有文献对以上三类控制器进行详细的研究比较,因此该文利用MATLAB中Simulink的模块函数建立了以上三类滞环电流控制器的仿真模型,对以上三类控制器进行详细的仿真研究,探讨其各方面性能的优劣. 通过对基于空间矢量调制的三相滞环电流控制器(SVMHCC)的仿真研究表明,当其外滞环宽度太小时,三相电流容易产生畸变,三相总开关次数反而较小;当其外滞环宽度太大时,三相电流能够得到有效控制,但是最大电流误差和三相总开关次数增加,因此选择外滞环宽度时需要综合考虑控制器的控制性能、最大电流误差和三相总开关次数等因素.但是由于需要考虑的因素大多而且它们相互制约,因此如何选择合适的外滞环宽度就成为SVMHCC中难以解决的问题. 在仿真研究的基础上,该文提出了改进方案.仿真和实验结果均表明,改进的滞环电流控制器综合了以上几种控制器的优点,具有三相总开关次数低、开关频率变化规则、三相控制对称和能有效控制三相最大电流误差等优点.

    标签: PWM 逆变器 环电

    上传时间: 2013-06-07

    上传用户:小码农lz

  • 能量回收系统中超级电容电压检测与分析.rar

    近年来,随着工农业的迅速发展,世界能源消耗速度急剧增加。因此,新能源和节能技术的开发已经成为世界各国科技工作者的当务之急。而机车制动能量回收系统是目前国内外节能技术方面研究的热点之一。 超级电容作为一种新型电荷储能元件,具有大容量、大电流快速充放电、寿命长和无污染等特性。这些独特的优点使其在储能和能量回收方面有着广阔的应用前景。但是由于超级电容单体电压的差异,如不对其进行实时检测,在使用过程中将对整个组件的性能造成极大的影响。另外对超级电容内部特性的不了解也会对其使用造成障碍。 对超级电容电压检测方案的研究和对超级电容时域模型的研究,将为超级电容的电压均衡方案和超级电容的电参数分析提供支持,从而为整个能量回收系统的控制策略提供理论依据。因此以上两方面的研究将是整篇论文的核心内容。 本文采用模块化的设计理念,提出了一种兼顾均压的新型电压检测方案。在软件设计方面,对电压检测系统的软件架构进行分析,利用LabVIEW和ZLGCAN驱动函数包设计了友好的上位机软件监控界面。本文利用误差理论相关知识,对超级电容电压检测电路的误差精度进行了详细分析。 本文对两种超级电容时域模型进行建模和参数推导,并通过试验验证了所建模型的正确性。

    标签: 能量 回收

    上传时间: 2013-05-16

    上传用户:浮尘6666

  • 基于LabVIEW和SOPC的智能型函数发生器的研究与设计.rar

    函数发生器又名任意波形发生器,是一种常用的信号源,广泛应用于通信、雷达、导航等现代电子技术领域。信号发生器的核心技术是频率合成技术,主要方法有:直接模拟频率合成、锁相环频率合成(PLL)、直接数字合成技术(DDS)。DDS是开环系统,无反馈环节,输出响应速度快,频率稳定度高。因此直接数字频率合成技术是目前频率合成的主要技术之一,其输出信号具有相对较大的带宽、快速的相位捷变、极高的相位分辨率和相位连续等优点。本文的主要工作是采用SOPC结合虚拟仪器技术,进行DDS智能函数发生器的研制。 本文介绍了虚拟仪器技术的基本理论,简要阐述了仪器驱动程序、VISA等相关技术。对SOPC技术进行了深入的研究:SOPC技术是基于可编程逻辑器件的可重构片上系统,它作为SOC和CPLD/FPGA相结合的一项综合技术,结合了两者的优点,集成了硬核或软核CPU、DSP、锁相环、存储器、I/O接口及可编程逻辑,可以灵活高效地解决SOC方案,而且设计周期短,设计成本低,非常适合本设计的应用。本文还对基于DDS原理的设计方案进行了分析,介绍了DDS的基本理论以及数学综合,在研究DDS原理的基础上,利用SOPC技术,在一片FPGA芯片上实现了整个函数发生器的硬件集成。 本文就函数发生器的设计制定了整体方案,对软硬件设计原理及实现方法进行了具体的介绍,包括整个系统的硬件电路,SOPC片上系统和PC端软件的设计。在设计中,LabVIEW波形编辑软件和函数发生器二者采用异步串口进行通信。利用LabVIEW的强大功能,把波形的编辑,系统的设置放到计算机上完 成,具有人机界面友好、系统升级方便、节约硬件成本等诸多优势。同时充分利用了FPGA内部大量的逻辑资源,将DDS模块和微处理器模块集成到一个单片FPGA上,改变了传统的系统设计思路。通过对系统仿真和实际测试,结果表明该智能型函数发生器不仅能产生理想的输出信号,还具有集成度高、稳定性好和扩展性强等优点。关键词:智能型函数发生器,虚拟仪器,可编程片上系统,直接数字合成技术,NiosⅡ处理器。

    标签: LabVIEW SOPC 智能型

    上传时间: 2013-07-09

    上传用户:zw380105939

  • 实时视频缩放算法研究及FPGA实现.rar

    调整视频图像的分辨率需要视频缩放技术。如果图像缩放技术的处理速度达到实时性要求就可以应用于视频缩放。 传统图像缩放技术利用插值核函数对已有像素点进行插值重建还原图像。本文介绍了图像插值的理论基础一采样定理,并对理想重建函数Sinc函数进行了讨论。本文介绍了常用的线性图像插值技术及像素填充、自适应插值和小波域图像缩放等技术。然后,本文讨论了分级线性插值算法的思想,设计并实现了FPGA上的分级双三次算法。最后本文对各种算法的缩放效果进行了分析和讨论。 本文在分析现有视频缩放算法基础之上,提出了分级线性插值算法,并应用在简化线性插值算法中。分级线性插值算法以牺牲一定的计算精度为代价,用查找表代替乘法计算,降低了算法复杂度。本文设计并实现了分级双三次插值算法,详细说明了板上系统的模块结构。最后本文将分级线性插值算法与原线性插值算法效果图进行比较,比较结果显示分级插值算法与原算法误差较小,在放大比例较小时可以取代原算法。结果证明分级双三次线性插值算法的FPGA实现能够满足额定帧频,可以进行实时视频缩放。

    标签: FPGA 实时视频 算法研究

    上传时间: 2013-04-24

    上传用户:亚亚娟娟123

  • 基于FPGA的高速FIR数字滤波器设计.rar

    本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确定系数,在算法上为了满足数字滤波器的要求,对系数放大512倍并取整,并用Matlab对数字滤波器原理进行了证明。同时简述了EDA技术和FPGA设计流程。 其次,论文说明了FIR数字滤波器模块的划分,并用Verilog语言在Modelsim环境下进行了功能测试。对于数字滤波器系数中的-1,-2,4这些简单的系数乘法直接进行移位和取反,可以极大的节省资源和优化设计。而对普通系数乘法采用4-BANT(4bits-at-a-time)的并行算法,用加法累加快速实现了乘积的运算;另外,在本设计进行部分积累加时,采用舍取冗余位,主要是根据设计时已对系数进行了放大,而输出时又要将结果相应的缩小,所以在累加时,提前对部分积缩小,从而减少了运算量,从时间和资源上都得到了优化。 论文的最后分别用Modelsim和Quartus II进行了FIR数字滤波器的前仿真和后仿真,将仿真的结果和Matlab中原理验证时得到的理想值进行了比较,并对所产生的误差进行了分析。仿真结果表明:本16阶FIR数字滤波器设计能够实现截止频率为1MHz的低通滤波,并且工作频率可达150MHz以上。

    标签: FPGA FIR 数字

    上传时间: 2013-05-24

    上传用户:qiaoyue