·H.264高清视频编解码系统中ARM控制模块的软件设计
上传时间: 2013-07-22
上传用户:wmwai1314
主要介绍了FPGA设计的基本原则、基本设计思想、基本操作技巧、常用模块。
上传时间: 2013-08-17
上传用户:lanwei
自己做的FPGA下的频率计模块化设计 附有完整的程序和仿真图纸
上传时间: 2013-08-20
上传用户:wanqunsheng
分析了MATLAB/Simulink 中DSP Builder 模块库在FPGA 设计中优点,\\r\\n然后结合FSK 信号的产生原理,给出了如何利用DSP Builder 模块库建立FSK 信号发生器模\\r\\n型,以及对FSK 信号发生器模型进行算法级仿真和生成VHDL 语言的方法,并在modelsim\\r\\n中对FSK 信号发生器进行RTL 级仿真,最后介绍了在FPGA 芯片中实现FSK 信号发生器的设\\r\\n计方法。
标签: Simulink Builder MATLAB FPGA
上传时间: 2013-08-20
上传用户:herog3
基于FPGA的键盘扫描模块的设计实现,感兴趣的请下载
上传时间: 2013-08-22
上传用户:kbnswdifs
自己设计的Smartcard功能模块,已经通过vcs仿真和FPGA验证,可以使用。
上传时间: 2013-08-26
上传用户:小鹏
fpga cpld 常见模块设计,包括基于fpga 的全数字锁向环,基于fpga cpld 的半整数分频器的设计等,很有用
上传时间: 2013-08-30
上传用户:mhp0114
开关电源模块开关电源模块并联供电系统设计报告
上传时间: 2013-11-05
上传用户:lansedeyuntkn
第二部分:DRAM 内存模块的设计技术..............................................................143第一章 SDR 和DDR 内存的比较..........................................................................143第二章 内存模块的叠层设计.............................................................................145第三章 内存模块的时序要求.............................................................................1493.1 无缓冲(Unbuffered)内存模块的时序分析.......................................1493.2 带寄存器(Registered)的内存模块时序分析...................................154第四章 内存模块信号设计.................................................................................1594.1 时钟信号的设计.......................................................................................1594.2 CS 及CKE 信号的设计..............................................................................1624.3 地址和控制线的设计...............................................................................1634.4 数据信号线的设计...................................................................................1664.5 电源,参考电压Vref 及去耦电容.........................................................169第五章 内存模块的功耗计算.............................................................................172第六章 实际设计案例分析.................................................................................178 目前比较流行的内存模块主要是这三种:SDR,DDR,RAMBUS。其中,RAMBUS内存采用阻抗受控制的串行连接技术,在这里我们将不做进一步探讨,本文所总结的内存设计技术就是针对SDRAM 而言(包括SDR 和DDR)。现在我们来简单地比较一下SDR 和DDR,它们都被称为同步动态内存,其核心技术是一样的。只是DDR 在某些功能上进行了改进,所以DDR 有时也被称为SDRAM II。DDR 的全称是Double Data Rate,也就是双倍的数据传输率,但是其时钟频率没有增加,只是在时钟的上升和下降沿都可以用来进行数据的读写操作。对于SDR 来说,市面上常见的模块主要有PC100/PC133/PC166,而相应的DDR内存则为DDR200(PC1600)/DDR266(PC2100)/DDR333(PC2700)。
上传时间: 2014-01-13
上传用户:euroford
电源模块的EMI设计
上传时间: 2013-12-28
上传用户:362279997