WDM驅動程序設計 一个同步问题的例子 中断请求级 自旋锁 内核同步对象 其它内核同步原语
上传时间: 2014-10-10
上传用户:frank1234
牛人写的一篇文章,强烈推荐给被运放电路中"虚短"和"虚断"两板斧捆饶的朋友,文章中通过多种具体的运放电路图很清晰的阐述了这两个概念,相信您看后会有感谢我的!(有点自恋的嫌疑)
上传时间: 2014-01-17
上传用户:熊少锋
锁相环一阶环的设计的仿真。自动画出线性和非线性的仿真结果
上传时间: 2013-12-18
上传用户:baiom
数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。经过布线、焊接、调试等工作后数字抢答器成形。
上传时间: 2017-02-01
上传用户:refent
锁相环在频率调制与解调电路中的应用,打开后是pdf格式
上传时间: 2017-02-02
上传用户:wendy15
全数字锁相环电路的研制,使用的是VHDL语言
上传时间: 2017-02-02
上传用户:坏天使kk
血凝仪检测系统,硬件电路部分由正弦波产生模块、前级放大与滤波模块、检测线圈、锁相环同步检波模块、后级平滑滤波与放大模块、AD转换器、线圈驱动模块、单片机模块等部分组成。
上传时间: 2017-02-27
上传用户:txfyddz
AT89C2051+MC44817锁相环电路CATV射频调制器汇编源代码。
上传时间: 2013-12-28
上传用户:15071087253
数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比,DPLL具有精度高、不受温度和电压影响、环路带宽和中心频率编程可调、易于构建高阶锁相环等优点。
上传时间: 2013-12-18
上传用户:libenshu01
电子技术基础(第五版数字部分)康华光 课后习题解答 1 数字逻辑概论 2 逻辑代数与硬件语言描述 3 逻辑门电路 4 组合逻辑电路 5 锁存器和触发器 6 时序逻辑电路 7 存储器 8 脉冲波形的变换与产生 9 数模与模数转换器
上传时间: 2017-08-02
上传用户:maizezhen