虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

脚位

  • 工控PC104型32位微机励磁装置的研究与开发.rar

    该篇论文结合河北工业大学电工厂跨世纪产品--WLZ工控PC104微机励磁装置的开发过程,从励磁调节器的硬件构造、软件组态、励磁装置的技术发展等诸多方面论述了国内外励磁调节装置的发展趋势.从计算机技术、数字化技术、阳极采保整形技术、异步中断技术、励磁调节策略、可靠性等方面论述了当代先进技术和思想在励磁调节装置中的应用.在国内开创性的提出了运用32位工业控制微机PC104于励样调节装置中,成功地解决了微机系统资源和工业实时应用程序的兼容问题.另外,针对国内微机励磁装置近年来存在的问题和盲点,在论文中也分别做了论述,并提出了解决策略.作为一个实际的工程课题,该论文所述大部分思想已在实施工程项目中得以实现且获得成功.第一台产品样机已于1999年12月8日成功投运于辽宁清河发电厂100MW两机交流汽轮发电机组,第二台产品也于2000年3月20日成功投运于安徽国安发电力公司300MW无刷高起始汽轮发电机组,其优良的性能在现场实时运行中获得了印证且得到了用户的好评.

    标签: 104 PC 工控

    上传时间: 2013-06-02

    上传用户:佳期如梦

  • 带24位AD转换的51单片机MSC1210及其应用.rar

    带24位AD转换的51单片机MSC1210及其应用,介绍DALLAS的51单片机

    标签: 1210 MSC 24位

    上传时间: 2013-05-24

    上传用户:brucewan

  • 24位模数转换器ADS1216.rar

    新型8 通道24 位模数转换器ADS1216 及其应用

    标签: 1216 ADS 24位

    上传时间: 2013-04-24

    上传用户:lmeeworm

  • 《32位MCU开发全攻略——上册》.rar

    32位MCU开发全攻略 32位MCU开发全攻略 32位MCU开发全攻略

    标签: MCU

    上传时间: 2013-06-20

    上传用户:LouieWu

  • 《32位MCU开发全攻略——下册》.rar

    32位MCU开发全攻略—下 32位MCU开发全攻略—下 32位MCU开发全攻略—下

    标签: MCU

    上传时间: 2013-05-30

    上传用户:RedLeaves1995

  • 一种16位音频SigmaDelta模数转换器的研究与设计.rar

    Sigma-Delta A/D转换器利用过采样,噪声整形和数字滤波技术,有效衰减了输出信号带内的量化噪声,提高了信噪比。与传统的Nyquist转换器相比,它降低了对模拟电路性能指标和元件精度的要求,简化了模拟电路的设计,降低了生产成本。 本论文在对Sigma-Delta A/D转换器原理研究的基础上,基于TSMC0.18um工艺,采用1.8V工作电源,128倍的过采样率,6.4MHz的采样频率,设计了一个主要应用于音频信号处理的Sigma-Delta A/D转换器,分辨率达到16位。在调制器的设计中,本文采用了多级噪声整形MASH(2-1)级联调制器结构,同时,考虑了各种非理想因素对系统性能的影响,在SDtoolbox工具的帮助下使用Simulink进行调制器系统设计。并使用Cadence Spectre对模块电路进行设计仿真,包括运放,比较器,带隙基准电压源,CMOS开关,非交叠时钟产生电路等。在数字抽取滤波器的设计中,采用了分级抽取技术,使用MATLAB软件中的SPTool和FDATool工具对各级抽取滤波器进行优化设计。并在原有的滤波器算法的基础上,采用了CIC滤波器和半带滤波器,设计出了运算量和存储量都相对少的三级抽取滤波器系统,大大降低了功耗和面积。 论文的仿真结果表明,所设计的Sigma-Delta A/D转换器信噪比达到102.3dB,满足系统需要的16位精度要求。 关键词:Sigma-Ddta; 信噪比; 多级噪声整形; 数字抽取滤波器

    标签: SigmaDelta 音频 模数转换器

    上传时间: 2013-06-27

    上传用户:songyuncen

  • 基于FPGA的海事卫星突发信号位同步检测研究及实现.rar

    码元定时恢复(位同步)技术是数字通信中的关键技术。位同步信号本身的抖动、错位会直接降低通信设备的抗干扰性能,使误码率上升,甚至会使传输遭到完全破坏。尤其对于突发传输系统,快速、精确的定时同步算法是近年来研究的一个焦点。本文就是以Inmarsat GES/AES数据接收系统为背景,研究了突发通信传输模式下的全数字接收机中位同步方法,并予以实现。 本文系统地论述了位同步原理,在此基础上着重研究了位同步的系统结构、码元定时恢复算法以及衡量系统性能的各项指标,为后续工作奠定了基础。 首先根据卫星系统突发信道传输的特点分析了传统位同步方法在突发系统中的不足,接下来对Inmarsat系统的短突发R信道和长突发T信道的调制方式和帧结构做了细致的分析,并在Agilent ADS中进行了仿真。 在此基础上提出了一种充分利用报头前导比特信息的,由滑动平均、阈值判断和累加求极值组成的快速报头时钟捕获方法,此方法可快速精准地完成短突发形式下的位同步,并在FPGA上予以实现,效果良好。 在长突发形式下的报头时钟捕获后还需要对后续数据进行位同步跟踪,在跟踪过程中本论文首先用DSP Builder实现了插值环路的位同步算法,进行了Matlab仿真和FPGA实现。并在插值环路的基础上做出改进,提出了一种新的高效的基于移位算法的位同步方案并予以FPGA实现。最后将移位算法与插值算法进行了性能比较,证明该算法更适合于本项目中Inmarsat的长突发信道位同步跟踪。 论文对两个突发信道的位同步系统进行了理论研究、算法设计以及硬件实现的全过程,满足系统要求。

    标签: FPGA 海事卫星 信号

    上传时间: 2013-04-24

    上传用户:yare

  • DSP2812芯片管脚中文说明.rar

    中文 DSP2812芯片 管脚 中文 说明

    标签: 2812 DSP 芯片

    上传时间: 2013-06-25

    上传用户:lepoke

  • 采用FPGA实现基于ATCA架构的2.5Gbps串行背板接口

    当前,在系统级互连设计中高速串行I/O技术迅速取代传统的并行I/O技术正成为业界趋势。人们已经意识到串行I/O“潮流”是不可避免的,因为在高于1Gbps的速度下,并行I/O方案已经达到了物理极限,不能再提供可靠和经济的信号同步方法。基于串行I/O的设计带来许多传统并行方法所无法提供的优点,包括:更少的器件引脚、更低的电路板空间要求、减少印刷电路板(PCB)层数、PCB布局布线更容易、接头更小、EMI更少,而且抵抗噪声的能力也更好。高速串行I/O技术正被越来越广泛地应用于各种系统设计中,包括PC、消费电子、海量存储、服务器、通信网络、工业计算和控制、测试设备等。迄今业界已经发展出了多种串行系统接口标准,如PCI Express、串行RapidIO、InfiniBand、千兆以太网、10G以太网XAUI、串行ATA等等。 Aurora协议是为私有上层协议或标准上层协议提供透明接口的串行互连协议,它允许任何数据分组通过Aurora协议封装并在芯片间、电路板间甚至机箱间传输。Aurora链路层协议在物理层采用千兆位串行技术,每物理通道的传输波特率可从622Mbps扩展到3.125Gbps。Aurora还可将1至16个物理通道绑定在一起形成一个虚拟链路。16个通道绑定而成的虚拟链路可提供50Gbps的传输波特率和最大40Gbps的全双工数据传输速率。Aurora可优化支持范围广泛的应用,如太位级路由器和交换机、远程接入交换机、HDTV广播系统、分布式服务器和存储子系统等需要极高数据传输速率的应用。 传统的标准背板如VME总线和CompactPCI总线都是采用并行总线方式。然而对带宽需求的不断增加使新兴的高速串行总线背板正在逐渐取代传统的并行总线背板。现在,高速串行背板速率普遍从622Mbps到3.125Gbps,甚至超过10Gbps。AdvancedTCA(先进电信计算架构)正是在这种背景下作为新一代的标准背板平台被提出并得到快速的发展。它由PCI工业计算机制造商协会(PICMG)开发,其主要目的是定义一种开放的通信和计算架构,使它们能被方便而迅速地集成,满足高性能系统业务的要求。ATCA作为标准串行总线结构,支持高速互联、不同背板拓扑、高信号密度、标准机械与电气特性、足够步线长度等特性,满足当前和未来高系统带宽的要求。 采用FPGA设计高速串行接口将为设计带来巨大的灵活性和可扩展能力。Xilinx Virtex-IIPro系列FPGA芯片内置了最多24个RocketIO收发器,提供从622Mbps到3.125Gbps的数据速率并支持所有新兴的高速串行I/O接口标准。结合其强大的逻辑处理能力、丰富的IP核心支持和内置PowerPC处理器,为企业从并行连接向串行连接的过渡提供了一个理想的连接平台。 本文论述了采用Xilinx Virtex-IIPro FPGA设计传输速率为2.5Gbps的高速串行背板接口,该背板接口完全符合PICMG3.0规范。本文对串行高速通道技术的发展背景、现状及应用进行了简要的介绍和分析,详细分析了所涉及到的主要技术包括线路编解码、控制字符、逗点检测、扰码、时钟校正、通道绑定、预加重等。同时对AdvancedTCA规范以及Aurora链路层协议进行了分析, 并在此基础上给出了FPGA的设计方法。最后介绍了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT设计工具,可在标准ATCA机框内完成单通道速率为2.5Gbps的全网格互联。

    标签: FPGA ATCA Gbps 2.5

    上传时间: 2013-05-29

    上传用户:frank1234

  • Lab5_七段数码管显示设计

    1. 数码管显示原理 数码的显示方式一般有三种: 第一种是字型重叠式; 第二种是分段式; 第三种是点阵式。 目前以分段式应用最为普遍,主要器件是七段发光二极管(LED)显示器。它可分为两种, 一是共阳极显示器(发光二极管的阳极都接在一个公共点上) ,另一是共阴极显示器(发光 二极管的阳极都接在一个公共点上,使用时公共点接地) 。 EXCD-1 开发板使用的数码管为四位共阴极数码管, 每一位的共阴极 7 段数码管由 7个 发光 LED 组成,呈“ ”字状,7 个发光 LED 的阴极连接在一起,阳极分别连接至 FPGA 相应引脚。SEG_SEL1、SEG_SEL2、SEG_SEL3 和 SEG_SEL4 为四位 7 段数码管的位选择 端。当其值为“1”时,相应的 7 段数码管被选通。当输入到 7 段数码管 SEG_A~ SEG_G和 EG_DP 管脚的数据为高电平时,该管脚对应的段变亮,当输入到 7 段数码管 SEG_A~ EG_G和 SEG_DP 管脚的数据为低电平时,该管脚对应的段变灭。

    标签: Lab 七段数码 显示设计

    上传时间: 2013-05-23

    上传用户:66666