数字电路电子抢答器论文的格式,图片,以及例如
上传时间: 2014-01-09
上传用户:chenxichenyue
CPLD数字电路设计——使用MAX+plusⅡ入门篇.rar 不能错过的书籍
上传时间: 2013-12-15
上传用户:qiao8960
在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平
标签: 数字电路
上传时间: 2014-01-19
上传用户:邶刖
按键在数字电路设计中经常用到。按键的弹跳现象是数字系统设计中存在的客观问题。按键是机械触点,当接触点断开或闭合时会产生抖动。为使每一次按键只做一次响应,就必须去除抖动。本文对按键的抖动信号进行了分析,并通过计数器的方式完成了消除抖动电路模块的设计
上传时间: 2016-09-22
上传用户:xc216
FPGA/CPLD数字电路设计经验分享,有助于设计能力提高
上传时间: 2013-12-25
上传用户:youke111
很好的数字电路设计ppt,完整的包含了数字电路设计的所有内容,
上传时间: 2016-10-11
上传用户:xz85592677
数字电路EDA入门-VHDL程序实例集 北京邮电大学出版社
上传时间: 2016-10-20
上传用户:gmh1314
FPGA/CPLD数字电路设计经验分享。大唐公司的!
上传时间: 2016-10-24
上传用户:nanshan
该工具用于数字电路仿真中的usb数据文件转换: 1.可以把11比特的令牌包数据(crc5)或者任意字节的数据包数据(crc16)转换为可以作为仿真输入的dn dp文件。 2.可以根据仿真接收到的dn,dp数据,解析得到接收的真正11比特令牌包数据或者数据包数据。 3.此为0.1版本,后续的版本更新会让该工具更完善。
上传时间: 2016-11-08
上传用户:siguazgb
VHDL数字电路设计的电子书,很好的学习材料
上传时间: 2014-01-07
上传用户:jhksyghr