课程设计基于VHDL数字电路的分析与设计
上传时间: 2014-11-28
上传用户:leehom61
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。 一、 功能说明 已完成功能 1. 完成秒/分/时的依次显示并正确计数; 2. 秒/分/时各段个位满10正确进位,秒/分能做到满60向前进位; 3. 定时闹钟:实现整点报时,又扬声器发出报时声音; 4. 时间设置,也就是手动调时功能:当认为时钟不准确时,可以分别对分/时钟进行调整; 5. 利用多余两位数码管完成秒表显示:A、精度达10ms;B、可以清零;C、完成暂停 可以随时记时、暂停后记录数据。 待改进功能: 1. 闹钟只是整点报时,不能手动设置报时时间,遗憾之一; 2. 秒表不能向秒进位,也就是最多只能记时100ms; 3. 秒表暂停记录数据后不能在原有基础上继续计时,而是复位重新开始。 【注意】秒表为后来添加功能,所以有很多功能不成熟!
上传时间: 2014-01-02
上传用户:LIKE
脉冲同步电路,简单修改就可以使用,很使用的.
上传时间: 2016-02-19
上传用户:skhlm
数字电路的基础器件很有用的,学学吧,如果想知道期间的用法还要多
上传时间: 2014-01-04
上传用户:zq70996813
数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。 数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.
上传时间: 2016-02-25
上传用户:yuanyuan123
数字电路EDA入门,VHDL程序实例集, 北京邮电大学出版. 具有很高的参考价值,对学习程序很有帮助!
上传时间: 2013-12-01
上传用户:Miyuki
课程设计,数字钟的电子技术课程设计.数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。
上传时间: 2013-12-12
上传用户:lx9076
关于数字电路的课件,不知大家有需要的没?
标签: 数字电路
上传时间: 2014-05-31
上传用户:wanghui2438
交通灯程序《数字电路EDA入门-VHDL程序实例》---交通灯程序例子,,C-C++
上传时间: 2014-01-19
上传用户:开怀常笑
数字电路EDA 入门:VHDL 程序实例集,对于初学VHDL有很大帮助
上传时间: 2016-03-25
上传用户:wff