ST-LINK/V2是STM8和STM32微控制器系列的在线调试器和编程器。单线接口模块(SWIM)和串行线调试(SWD)接口用于与应用板上的STM8和STM32微控制器通讯。STM8的应用使用USB全速接口与STVisual Develop(STVD),STVisual Program(STVP或IAREWSTM8等集成开发环境通讯。STM32的应用使用USB全速接口与Atollic,lAR,Kel 或TASKING等集成开发环境通讯。从光盘中找到或网络下载st-link_V2_usbdriver.exe文件,与普通软件一样双击安装,保持默认路径。安装完成后将STLINK V2插入电脑的USB接口,此时计算机会提示发现新硬件,并提示安装驱动,请选择自动安装。此时,ST-LINK V2的D2LED会不停的闪烁,当D2长亮时,说明ST-LINKV2可以使用了。此时,打开计算机的设备管理器会发现在“通用串行总线控制器”选项里面,多了一个如下图所示的器件,这就是ST-LINKV2。
上传时间: 2022-07-17
上传用户:
Altium Designer Summer 09的发布延续了连续不断的新特性和新技术的应用过程。这必将帮助用户更轻松地创建下一代电子设计。同时,我们将令Altium Designer更符合电子设计师的要求。Altium的一体化设计结构将硬件、软件和可编程硬件集合在一个单一的环境中,这将令用户自由地探索新的设计构想。在整个设计构成中,每个人都使用同一个设计界面。 Summer 09版本解决了大量历史遗留的工具问题。其中就包括了增加更多的机械层设置、增强的原理图网络类定义。新版本中更关注于改进测试点的分配和管理、精简嵌入式软件开发、软设计中智能化调试和流畅的License管理等功能。我们为这个版本发布的新特性和新功能的作用感到高兴,我们非常相信这些新的特性和技术也将令您激动不已!电路板设计增强了图形化DRC违规显示Summer 09版本改进了在线实时及批量DRC检测中显示的传统违规的图形化信息,其含盖了主要的设计规则。 利用与一个可定义的指示违规信息的掩盖图形的合成,用户现在已经可以更灵活的解决出现在设计中的DRC错误。用户自定制PCB布线网络颜色Summer09版本允许用户在PCB文件中自定义布线网络显示的颜色。现在,用户完全可以使用一种指定的颜色替代常用当前板层颜色作为布线网络显示的颜色。并将该特性延伸到图形迭层模式,进一步增强了PCB的可视化特性。PCB板机械层设定增加到32层Altium Designer Summer 09版本为板级设计新增了16个机械层定义,使总的机械层定义达到32层。提升了PCB向Specctra导出数据的兼容性3D单层显示模式改进了测试点管理系统改进了DirectX图形重建速度在Altium Designer Summer09的PCB应用中增强了DirectX图形引擎的功能,直接关系到图形重建的速度。由于图形重构是不常用到的,如果不是非常必要,将不再执行重构的操作;同时也优化了DirectX数据填充特性。经过测试,Summer09将在原版本的基础上提升20%的图形处理性能。前端设计按区域定义原理图网络类功能Altium Designer现在可以允许用户使用网络类标签功能在原理图设计中将所涵盖的每条信号线纳入到自定义网络类之中。当从原理图创建PCB时,就可以将自定义的网络类引入到PCB规则。使用这种方式定义网络的分配,将不再需要担心耗费时间、原理图中网络定义的混乱等问题。Summer09版本将提供更加流畅、高效和整齐的网络类定义的新模式。装配变量和板级元件标号的图形编辑功能Altium Designer Summer 09版本提供了装配变量和板级元件标号的图形编辑功能。在编译后的原理图源文件中就可以了解装配变量和修改板级元件标号,这个新的特性将令你从设计的源头就可以快速、高效的完成设计的变更;对于装配变量和板级元件标号变更操作,更重要的是这将提供一种更快速、更直观的变通方法。软设计支持C++高级语法格式的软件开发由于软件开发技术的进步,使用更高级、更抽象的软件开发语言和工具已经成为必然。从机器语言到汇编语言,再到过程化语言和面向对象的语言。Altium Designer Summer09版本现在可以支持C++软件开发语言(一种更高级的语言),包括软件的编译和调试功能。基于Wishbone协议的探针仪器Altium Designer Summer 09新增了一款基于Wishbone协议的探针仪器(WB_PROBE)。该仪器是一个Wishbone主端元件,因此允许用户利用探针仪器与Wishbone总线相连去探测兼容Wishbone协议的从设备。通过实时运行的调试面板,用户就可以观察和修改外设的内部寄存器内容、存储器件的内存数据区,省却了调用处理器仪器或底层调试器。对于无处理器的系统调试尤为重要。为FPGA仪器编写脚本Altium Designer已经为用户提供了一种可定制虚拟仪器的功能,在新的版本中您还将看到Altium新增了一种在FPGA内利用脚本编程实现可定制虚拟仪器的功能。该功能将为用户提供一种更直观、界面更友好的脚本应用模式增强的存储单元管理器支持多软件平台知识库新的FPGA外设内核元件新的FPGA可配置通用元件虚拟存储仪器在Altium Designer Summer 09版本中,用户将看到一种全新的虚拟存储仪器(MEMORY_INSTRUMENT)。 就在虚拟仪器内部,其就可提供一个可配置存储单元区。利用这个功能可以实现从其它逻辑器件、相连的PC和虚拟仪器面板中观察和修改存储区数据。系统级设计按需模式的License管理系统(On-Demand )Altium Designer Summer 09版本中增加了基于WEB协议和按需License的模式。利用客户账号访问Altium客户服务器,无须变更License文件或重新激活License,基于WEB协议的按需License管理器就可以允许一个License被用于任一一台计算机。就好比一个全球化浮动License,而无需建立用户自己的License服务器。可浏览的License管理和报表全新的主页Altium Labs私有的License服务模式在外部Web页面内打开网络链接增强了供应商数据Altium Designer Summer 09版本中新增了两个元器件供应商信息的实时数据连接,这两个供应商分别为 Newark 和 Farnell 。通过供应商数据查找面板内的供应商条目,用户现在可以向目标元件库(SchLib, DbLib, SVNDbLib)或原理图内的元器件中导入元器件的参数、数据手册链接信息、元器件价格和库存信息等。另外,用户还可以在目标库内从供应商条目中直接创建一个新的元器件。
上传时间: 2022-07-22
上传用户:canderile
Altium Designer 10 提供了一个强大的高集成度的板级设计发布过程,它可以验证并将您的设计和制造数据进行打包,这些操作只需一键完成,从而避免了人为交互中可能出现的错误。发布管理系统简化规范了发布您的设计项目的流程,或者更具体地说,是那些项目中定义的配置, 直观,简洁而且稳定。更重要的是,该系统可以被直接链接到您的后台版本控制系统。 新增的强大的预发布验证手段的组合 - 用以确保所有包含在发布中的设计文件都是当前的,与存储在您的版本控制系统中的相应的文件“主人”保持同步的文件,并且通过了所有特定的规则检查(ERC, DRC, 等等) – 从而您可以在更高层面上控制发布管理,并可保证卓越的发布质量。亮点 ● 提供了将设计数据管理置于设计流程核心地位的全新桌面平台● 提供了新的维度,以供器件数据的搜寻和管理,确保输出到制造厂的设计数据具有准确性和可重复性● 为设计环境提供供应链信息的智能链接,确保对元器件的使用有更好的选择● 提供了涵盖整个设计与生产生命周期的器件数据管理方案,而结构性的输出流程更是确保了输出信息的完整性R10 系列的增强功能包括:输出Output Job编辑器、内电层分割加速改善、弹出式的多边形铺铜管理器、AtmelQTouch支持、自定制的笛卡尔直角和极坐标栅格、Aldec HDL 仿真功能、实现比使用指针更多的GUI增强,以及随着Altium Designer10临近发布日前,我们将构建其中的更多酷炫功能。而且,其平台稳定性也得到了增强。新功能与过去以季节性主题(如Winter09,Summer09)来命名的方案不同,而是采用新型的平实的编号形式来为新的发布版本进行命名。最新发布的Altium Designer - Release 10 将继续保持不断插入新的功能和技术的过程,使得您可以更方便轻松地创建您的下一代电子产品设计。 Altium 的统一的设计架构以将硬件,软件和可编程硬件等等集成到一个单一的应用程序中而闻名。它可让您在一个项目内,甚或是整个团队里自由地探索和开发新的设计创意和设计思想,团队中的每个人都拥有对于整个设计过程的统一的设计视图。在软件解决方案的开发过程中,偶尔脑子里会跳出不断进化的创意,跳出的每一个创意都在它能做么,并且能给用户带来什么好处方面,带领软件的解决方案到一个更高的台阶。Release 10 的到来是对于Altium Designer的又一个进化跳跃 – 是软件及其功能上的世代性的交替和革新,如果您愿意纵向追溯,其规模DXP平台推出以来,从未见过的以单一的统一模式交付的设计经验。 此次飞跃的亮点是收集了大量令人印象深刻而广泛全面的新技术,旨在不但帮助进化您管理您的设计信息的方式,而且还帮助您自动配置发布程。AD10 与Altium Vault Server -- 来自Altium的另一解决方案 -- 提供了一个设计数据管理系统,它可以有效地识别并解决许多导致设计,发布和制造等进程缓慢的各种问题。它是一种非常具有创造性和革命性的智能数据管理系统。该数据管理解决方案的重要组成部分是一个元器件管理系统。该元器件管理系统提供了真正的生命周期追踪功能和器件检验的独立性。 Altium Designer 10 提供了一个强大的高集成度的板级设计发布过程,它可以验证并将您的设计和制造数据进行打包,这些操作只需一键完成,从而避免了人为交互中可能出现的误差。发布管理系统简化规范了发布您的设计项目的流程,或者更具体地说,是那些项目中定义的配置, 直观,简洁而且稳定。更重要的是,该系统可以被直接链接到您的后台版本控制系统。 新增的强大的预发布验证手段的组合 - 用以确保所有包含在发布中的设计文件都是当前的,与存储在您的版本控制系统中的相应的文件“主人”保持同步的文件,并且通过了所有特定的规则检查(ERC, DRC, 等等) – 从而您可以在更高层面上控制发布管理,并可保证卓越的发布质量。通过AD10,您可以利用完整的生命周期(从概念和设计,经由原型和产品,到折旧和废弃 )来开发并管理您的电子产品,关于所有这些操作的正确性您都有足够的信心。我们很高兴能带给您这些富有灵感的新技术,和很多其他新功能一起,我们开发了这个发布系统并且得到了很多正面的反应,我们相信您也会很兴奋!通过全新的安装和内容交付系统,以及Altium Subscrption 订户计划可让您访问那些酷炫的新功能,并且随时保持更新。以可选择的插件方式交付各种功能模块,您再也不需要为下一个主体(或附体)发布而等待。相反,如果您愿意,您可以通过一个内容流水线 持续不断地从Altium获得最新的技术和解决方案的更新。Altium Designer 10 – ---所有一切将从这里开始。设计数据和发布管理设计数据管理系统Altium Designer 的统一平台 – 用一个统一的数据模型来代表所设计的系统 – 已被有效地运用,而且已有效地解决了在确保不断增长的产品性能增强和革新的要求的同时,提供更高的数据完整性的问题。其结果是一个设计数据管理模式的执行,允许关于设计世界和最终负责构建实际产品的供应链这二者之间的链接进行正式的定义。统一的数据模型会将设计数据映射到供应链将实际构建的特定的产品条目(裸装配板)。有了这种模型,并且配以各种功能和技术的广泛支持,该软件可使您轻松无痛苦地,流线式地,自动地传递来自设计领域的数据到产品领域 – 以高集成度的,直观的方式一键生成数据的输出。板级实现导出到 Ansoft HFSS™Updated in Beta 4对于那些需要用到RF和几G频率数字信号的PCB设计,您现在可以直接从PCB编辑器导出您的PCB文档到一个 Ansoft Neutral文件格式,这种格式可以被直接导入并使用 Ansys' ANSOFT HFSS™ 3D Full-wave Electromagnetic Field Simulation软件来进行仿真。 Ansoft 与Altium合作提供了在PCB设计以及其电磁场分析方面的高质量协作能力。导出到 SiSoft Quantum-SI™Altium Designer 的 PCB编辑器支持保存PCB设计时同时包括详细的层栈信息以及过孔和焊盘的几何信息,并保存为CSV文件,该文件可用于 SiSoft 的 Quantum-SI 系列信号完整性分析软件工具。 SiSoft 与 Altium 合作特别为Altium Designer的用户提供了最理想的 Quantum-SI 可接受的导入格式。PCB 3D 视频为了提供对于您的PCB板的更为生动和更为有用的文档, Altium Designer 的 Release 10 提供了生成PCB 3D视频文档的功能。 从您的主管那边所看到的PCB 3D视频的内容,就是简单的一系列关于您的PCB板3维画面的快照截图,类似于关键帧。对于这一系列按顺序排列的每一个后来的画面关键帧,您都可以调整其缩放程度,平移或者旋转,调整这些所有相对之前的关键帧的设置。输出时,画面帧的顺序采用强大的多媒体发布器导出为视频格式 – 一个可配置的输出媒介被单独添加到 Release 10 以用于生成PCB 3D 视频。 其结果就是一系列画面帧按顺序平滑地内插到关键帧系列。统一的光标捕获系统Altium Designer 的 PCB编辑器已经有了很好的栅格定义系统 – 通过可视栅格,捕获栅格,元件栅格和电气栅格等等都可以帮助您有效地放置您的设计对象到PCB文档。随着Altium Designer 10 的发布,该系统已休整而且随着统一的光标捕获系统的到来达到一个新的水平。该系统汇集了三个不同的子系统,共同驱动并达到将光标捕获到最优选的坐标集:用户可定义的栅格,直角坐标和极坐标之间可按照喜好选择;捕获栅格,它可以自由地放置并提供随时可见的对于对象排列进行参考的线索;以及增强的对象捕捉点,使得放置对象的时候自动定位光标到基于对象热点的位置。按照您觉得合适的方式,使用这些功能的组合, 可确保您轻松地搞定在PCB工作区放置和排列您的对象!PCB 中类的结构在将设计从原理图转移到PCB的时候,Altium Designer中已经提供了对于高质量,稳定的类(器件类和网络类)创建功能的支持。Release 10 将这种支持提升到一个新的水平,可以在PCB文档中定义生成类的层次结构。从本质上讲,这使得您可以按照图纸层次将元件或网络类组合到从那张图纸生成的一个母类,而这个母类本身也可以是它上面的一个母类的子类,如此一路到您的设计中的顶层图纸。而顶层生成的母类(或叫特级类)从本质上来讲即是类的结构层次的源头。这些所有生成的母类都被称为结构类。结构类,不仅允许在PCB领域中对原理图文档结构进行繁衍和高级导航 ,而且也可用于逻辑查询,例如,设计规则的范围,或者设置条件进行过滤查找。设计协作喜欢进行协同PCB设计,多个设计师可以同一时间对同一电路板进行工作,然后把他们的结果合并在一起的想法? Release 10 带来了真正的PCB设计过程中的协作。通过新的协作,比较和合并面板您会了解你的PCB板当前的状态,与您的协作同伴的结果进行比较。点击面板上的命令来显示差异,然后使用差异映射图得到关于谁在板上做了些什么的整体视图。在映射图中进行点击以所放到您感兴趣的区域,然后在工作区中使用右键单击命令来保留您的更改,或拖拽其他人所做的更改到您的PCB板。甚至还有一个自动命令,可以自动集成所有的与您的板子的当前版本不相冲突的更改 ,并且带来大量来自其他设计师的布线成果。当您一切准备就绪,可以将更新保存下来,并提交回储存库。每个设计师还可以定义工作区域,确保每个人都知道其他人在哪一块工作,以及不能在哪一块工作。对于 Atmel Touch Controls 的支持随便看一下如今任何最新的电子产品,您也许会发现一个很酷的用户界面 - 如按钮,滑条和滚轮等等触摸感应控制块。为了适应您的电子产品中对这种控制块的使用,Altium Designer 10 提供了在您的PCB中创建平面电容性的传感器模式的支持,用于 Atmel® QTouch® 和QMatrix® 传感器控制器。增强的多边形铺铜管理器Altium Designer 的Release 10 中的多边形铺铜管理器 对话框提供了更强大的功能性增强,提供了关于管理您的PCB板中所有多边形铺铜的附加功能。这些附加功能包括创建新的多边形铺铜,访问对话框的相关属性和多边形铺铜删除,等等都可以在这里进行操作 --- 全面地丰富了多边形铺铜管理器对话框的内容,并将多边形铺铜管理整体功能带到新的高度!为使设计师们成功协作的重要工具,是使得设计师们能够图形化地比较他们的工作成果,然后合并以保留任何他们认为合适的更改。但对于库方面的协作呢? Altium Designer 已经提供了在某一时间更新PCB到库元件的最新版本的功能,但Release 10 包含了一个功能强大,可视化比较的工具,以协助PCB设计师在更新和改变控制流程方面的工作。
上传时间: 2022-07-22
上传用户:canderile
第一步:新建PCB工程文件 并向工程文件里添加PCB文件和原理图文件 第二步:元件库、封装库设计 部分元器件厂商或者经销商不提供元件库和封装库,只给了元器件尺寸图,所以需要自行设计元件 库文件或是封装库文件 元件库设计: 新建 .SchLib 文件:File -> New -> Library -> Schematic Library 使用Place下拉菜单或使用快捷工具栏放置图形,引脚等,记得保存! 封装库的设计 新建.PcbLib文件:File -> New -> Library -> PCB Library 使用Place下拉菜单或使用快捷工具栏,画线,放置孔位,记得保存!第三步:原理图的绘制 新建.SchDoc文件 :File -> New -> Schematic 添加元器件库和封装库 在软件底部菜单栏System中勾选Libraries,打开侧面工具栏 在侧面工具栏中点击“Libraries...” -> “Add Library”找到自己保存的库文件并添加 添加各元器件 可直接从侧面工具栏中选择元器件拖入原理图中,在拖动过程中按Tab键修改元器件信息 添加网络标识Place -> Net Label 快捷键(PN) 确定各元器件封装 打开封装管理器Tools -> Footprint Manager 快捷键(TG) 可挨个修改、检查各元器件封装
标签: altium designer pcb
上传时间: 2022-07-23
上传用户:
CPU:MSP430系列单片机的CPU和通用微处理器基本相同,只是在设计上采用了面向控制的结构和指令系统。MSP430的内核CPU结构是按照精简指令集和高透明的宗旨而设计的,使用的指令有硬件执行的内核指令和基于现有硬件结构的仿真指令。这样可以提高指令执行速度和效率,增强了MSP430的实时处理能力。存储器:存储程序、数据以及外围模块的运行控制信息。有程序存储器和数据存储器。对程序存储器访问总是以字形式取得代码,而对数据可以用字或字节方式访问。其中MSP430各系列单片机的程序存储器有ROM、OTP、EPROM和FLASH型。外围模块:经过MAB、MDB、中断服务及请求线与CPU相连。MSP430不同系列产品所包含外围模块的种类及数目可能不同。它们分别是以下一些外围模块的组合:时钟模块、看门狗、定时器A、定时器B、比较器A、串口0、1、硬件乘法器、液晶驱动器、模数转换、数模转换、端口、基本定时器、DMA控制器等。
上传时间: 2022-07-28
上传用户:slq1234567890
第00讲-开山篇[ED2000.COM].avi 35.3M 第01讲-内容介绍.项目演示.原理剖析[ED2000.COM].avi 70.1M 第02讲-变量.数据类型[ED2000.COM].avi 46.9M 第03讲-运算符.流程控制[ED2000.COM].avi 40.2M 第04讲-.流程控制[ED2000.COM].avi 47.3M 第05讲-类.对象[ED2000.COM].avi 28.1M 第06讲-成员属性.成员方法[ED2000.COM].avi 43.8M 第07讲-成员方法.构造方法[ED2000.COM].avi 42.8M 第08讲-this.类变量[ED2000.COM].avi 27.9M 第09讲-类方法.封装[ED2000.COM].avi 63.5M 第10讲-访问修饰符.重载.覆盖[ED2000.COM].avi 59.3M 第11讲-约瑟夫问题[ED2000.COM].avi 43.4M 第12讲-多态[ED2000.COM].avi 32.1M 第13讲-抽象类.接口[ED2000.COM].avi 40.4M 第14讲-final.作业评讲[ED2000.COM].avi 110.5M 第15讲-作业.测试题[ED2000.COM].avi 85.1M 第16讲-数组[ED2000.COM].avi 50.2M 第17讲-排序[ED2000.COM].avi 55.9M 第18讲-排序.查找[ED2000.COM].avi 50.7M 第19讲-多维数组[ED2000.COM].avi 15M 第20讲-二进制.位运算.位移运算[ED2000.COM].avi 30.6M 第21讲-集合[ED2000.COM].avi 37.4M 第22讲-集合[ED2000.COM].avi 56.2M 第23讲-集合[ED2000.COM].avi 36.6M 第24讲-集合补充[ED2000.COM].avi 14.4M 第25讲-泛型.异常[ED2000.COM].avi 48.2M 第26讲-异常[ED2000.COM].avi 41.7M 第27讲-作业评讲[ED2000.COM].avi 41.2M 第28讲-面试题评讲[ED2000.COM].avi 49.2M 第29讲-满汉楼.swing介绍[ED2000.COM].avi 47.8M 第30讲-布局管理器[ED2000.COM].avi 41.8M 第31讲-常用组件[ED2000.COM].avi 58M 第32讲-swing编程实战[ED2000.COM].avi 43.6M 第33讲-绘图技术.坦克大战1[ED2000.COM].avi 44.6M 第34讲-绘图技术.坦克大战2[ED2000.COM].avi 47.2M 第35讲-事件处理.坦克大战3[ED2000.COM].avi 65.5M 第36讲-事件监听.坦克大战4[ED2000.COM].avi 54.2M 第37讲-事件总结.坦克大战5[ED2000.COM].avi 48.2M 第38讲-线程.坦克大战6[ED2000.COM].avi 43.4M 第39讲-线程.坦克大战7[ED2000.COM].avi 49.2M 第40讲-线程[ED2000.COM].avi 44.7M 第41讲-坦克大战8[ED2000.COM].avi 48.4M 第42讲-坦克大战9[ED2000.COM].avi 84.1M 第43讲-io编程.坦克大战10[ED2000.COM].avi 48M 第44讲-io编程[ED2000.COM].avi 51.2M 第45讲-io编程[ED2000.COM].avi 47.4M 第46讲-io编程.记事本开发[ED2000.COM].avi 40M 第47讲-坦克大战11[ED2000.COM].avi 52.4M 第48讲-坦克大战12[ED2000.COM].avi 45.1M 第49讲-坦克大战13[ED2000.COM].avi 88.3M 第50讲-坦克大战14[ED2000.COM].avi 13.5M 第51讲-作业评讲[ED2000.COM].avi 30.8M 第52讲-试题评讲[ED2000.COM].avi 60.3M 第53讲-数据库概念[ED2000.COM].avi 42M 第54讲-sql.server安装配置卸载[ED2000.COM].avi 37M 第55讲-sql.server基本使用[ED2000.COM].avi 36.8M 第56讲-查询分析器.ddl.dml.dql[ED2000.COM].avi 30.5M 第57讲-sql.server.数据类型[ED2000.COM].avi 36.2M 第58讲-sql.server.数据类型[ED2000.COM].avi 40M 第59讲-sql.server.基本查询[ED2000.COM].avi 32.3M 第60讲-sql.server.基本查询[ED2000.COM].avi 40M 第61讲-sql.server.复杂查询[ED2000.COM].avi 35.3M 第62讲-sql.server.复杂查询[ED2000.COM].avi 46.6M 第63讲-sql.server.约束[ED2000.COM].avi 33.3M 第64讲-sql.server.备份恢复.jdbc-odbc[ED2000.COM].avi 55.2M 第65讲-sql.server.jdbc[ED2000.COM].avi 38.8M 第66讲-sql.server.jdbc[ED2000.COM].avi 42.9M 第67讲-sql.server.作业评讲[ED2000.COM].avi 49.5M 第68讲-项目开发流程[ED2000.COM].avi 38.7M 第69讲-学生管理系统1.项目分析[ED2000.COM].avi 48.8M 第70讲-学生管理系统2[ED2000.COM].avi 61.1M 第71讲-学生管理系统3.增删改[ED2000.COM].avi 60.7M 第72讲-学生管理系统4.model2模式[ED2000.COM].avi 45.9M 第73讲-学生管理系统5.dao.sqlhelper[ED2000.COM].avi 46.3M 第74讲-满汉楼系统1.项目分析[ED2000.COM].avi 55.3M 第75讲-满汉楼系统2.项目分析[ED2000.COM].avi 14.1M 第76讲-满汉楼系统3.实现闪屏.登录[ED2000.COM].avi 88.5M 第77讲-满汉楼系统4.菜单[ED2000.COM].avi 83.5M 第78讲-满汉楼系统5.工具栏状态栏[ED2000.COM].avi 57M 第79讲-满汉楼系统6.登录验证[ED2000.COM].avi 44.8M 第80讲-满汉楼系统7.窗口拆分[ED2000.COM].avi 84.6M 第81讲-满汉楼系统8.界面切换[ED2000.COM].avi 52.3M 第82讲-满汉楼系统9.人事管理[ED2000.COM].avi 63.6M 第83讲-满汉楼系统10.报表统计.uml图[ED2000.COM].avi 77.3M 第84讲-网络基础[ED2000.COM].avi 53.6M 第85讲-port.url.socket编程原理[ED2000.COM].avi 44.7M 第86讲-半双工.双全工[ED2000.COM].avi 57.6M
上传时间: 2013-06-05
上传用户:eeworm
嵌入式系统在众多工业领域扮演着越来越重要的角色,但是因嵌入式系统的资源受限缘故,导致在嵌入式系统上很难实现复杂计算算法。此外,当前嵌入式系统设计阶段和实现阶段的分离现状,致使嵌入式系统开发耗时且昂贵。为解决这些问题,本书提出了一种低成本、可重复使用且可重构的嵌入式系统设计与实现集成开发环境。为了减少成本,该集成环境全部是采用自由和开放源代码软件,如Linux操作系统和Scilab计算平台等。 本文主要包括以下内容: 1、构建嵌入式Linux开发环境及移植相关软件包到嵌入式ARM平台,首先详细的描述了如何使用Buildroot工具包制作交叉编译器,并描述Minicom、TFTP和NFS等嵌入式开发相关工具,最后详细的描述了如何移植嵌入式图形用户界面TinyX和嵌入式窗口管理器JWM。 2、构建Scilab-EMB嵌入式计算平台,首先介绍了数值计算软件Scilab,然后详细的描述了如何在ARM系统上实现Scilab-EMB嵌入式计算平台。 3、开发Scilab数据采集工具包,实现Scilab与底层设备通讯,该工具包PC版和ARM版均支持串口和以太网接口,且均支持Modbus现场总线。PC版额外支持OPC协议。 4、基于Scilab构建虚拟控制实验室,验证该平台的可行性及性能。 本文创新点: 1、国内外率先提出了一种新的以Scilab为核心的嵌入式计算平台方案,并在国内外首次实现了Scilab到ARM平台的移植; 2、开发了Scilab-DAQ数据采集工具包,有效的实现了Scilab与底层设备的通讯。 通过虚拟实验室的建立,验证了该嵌入式控制平台能够胜任多种复杂算法。 该嵌入式计算平台解决方案和Scilab-DAQ数据采集工具包已经受到国内外同行的关注,并被多家科研机构、学校和公司所采纳和使用。
标签: Scilab-EMB ARM-Linux 嵌入式 计算
上传时间: 2013-05-30
上传用户:acon
基于小波变换和神经网络理论,对非稳定、大信噪比(SNR)变化的通信信号进行有效的特征提取和分类,实现了通信信号调制方式的分类识别.首先,采用基于多分辨分析框架的Mallat快速算法提取离散细节作为特征采,实验得出db3小波非常适合作为特征提取小波,用小波变换大大压缩了通信信号特征矢量,提取的信号特征矢量64点;然后依据神经网络理论,分别采用BP网络作为分类器对通信信号调制识别分类.从计算机模拟实验结果可知,该方法能很好地完成通信信号调制识别分类任务,使识别正确率得到了明显改善,同时降低了识别分类过程的复杂度,并且为通信信号调制识别的DSP实现提供了快速计算的理论基础.其次,介绍了TMS320LF2407 DSP和FPGA的结构原理,并在此基础上设计了数字信号处理板和制作调试电路板.最后,用汇编和C语言编制A/D程序、串口通信程序和应用程序,并在信号处理板上调试和运行.
上传时间: 2013-07-23
上传用户:731140412
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.
上传时间: 2013-07-01
上传用户:myworkpost
激光测距是一种非接触式的测量技术,已被广泛使用于遥感、精密测量、工程建设、安全监测以及智能控制等领域。早期的激光测距系统在激光接收机中通过分立的单元电路处理激光发、收信号以测量光脉冲往返时间,使得开发成本高、电路复杂,调试困难,精度以及可靠性相对较差,体积和重量也较大,且没有与其他仪器相匹配的标准接口,上述缺陷阻碍了激光测距系统的普及应用。 本文针对激光测距信号处理系统设计了一套全数字集成方案,除激光发射、接收电路以外,将信号发生、信号采集、综合控制、数据处理和数据传输五个部分集成为一块专用集成电路。这样就不再需要DA转换和AD转换电路和滤波处理等模块,可以直接对信号进行数字信号处理。与分立的单元电路构成的激光测距信号处珲相比,可以大大降低激光测距系统的成本,缩短激光测距的研制周期。并且由于专用集成电路带有标准的RS232接口,可以直接与通信模块连接,构成激光遥测实时监控系统,通过LED实时显示测距结果。这样使得激光测距系统只需由激光器LD、接收PD和一片集成电路组成即可,提出了桥梁的位移监测技术方法,并设计出一种针对桥梁的位移监测的具有既便携、有效又经济实用的监测样机。 本文基于xil inx公司提供的开发环境(ise8.2)、和Virtex2P系列XC2VP30的开发版来设计的,提出一种基于方波的利用DCM(数字时钟管理器)检相的相位式测距方法;采用三把侧尺频率分别是30MHz、3MHz、lOkHz,对应的测尺长度分别为5米、50米和15000米,对应的精度分别为±0.02米、±0.5米和±5米。设计了一套激光测距全数字信号处理系统。为了证明本系统的准确性,另外设计了一套利用延时的方法来模拟激光光路,经过测试,证明利用DCM检相的相位式测距方法对于桥梁的位移监测是可行的,测量精度和测量结果也满足设计方案要求。
上传时间: 2013-06-12
上传用户:fanboynet