recnstitution重构相空间,在非线性系统分析中有重要的作用。
标签: recnstitution
上传时间: 2015-05-15
上传用户:heart520beat
利用互信息法求得混沌时间序列相空间重构最优化时延的Matlab程序
上传时间: 2013-12-20
上传用户:1159797854
基于Cao方法求得混沌时间序列相空间重构的最优化嵌入维的Matlab程序
上传时间: 2013-12-04
上传用户:AbuGe
利用计算机编程实现加性干扰信号的维纳滤波。将计算机模拟实验结果与理论分析结果相比较,分析影响维纳滤波效果的各种因素,从而加深对维纳滤波的理解。
上传时间: 2014-12-07
上传用户:xc216
Volterra自适应预测的 matlab 程序,用于自适应预测测试和混沌序列的相空间重构(转)
上传时间: 2013-12-10
上传用户:gaome
C-C法重构相空间,源自研学论坛
标签: C-C
上传时间: 2015-05-19
上传用户:epson850
数字琐相环DPLL的VERLOG代码,MODELSIM下的工程,有测试文件
上传时间: 2014-01-13
上传用户:Thuan
GSMGPRSRFORUM相關信息測試與結過
标签: GSMGPRSRFORUM
上传时间: 2015-05-20
上传用户:jqy_china
PCB Layout Rule Rev1.70, 規範內容如附件所示, 其中分為: 為確保產品之製造性, R&D在設計階段必須遵循Layout相關規範, 以利製造單位能順利生產, 確保產品良率, 降低因設計而重工之浪費.
上传时间: 2015-05-23
上传用户:it男一枚
7400 2输入端四与非门 7401 集电极开路2输入端四与非门 7402 2输入端四或非门 7403 集电极开路2输入端四与非门 7404 六反相器 7405 集电极开路六反相器 7406 集电极开路六反相高压驱动器 7407 集电极开路六正相高压驱动器 7408 2输入端四与门 7409 集电极开路2输入端四与门 7410 3输入端3与非门 74107 带清除主从双J-K触发器 74109 带预置清除正触发双J-K触发器 7411 3输入端3与门 74112 带预置清除负触发双J-K触发器 7412 开路输出3输入端三与非门 74121 单稳态多谐振荡器 74122 可再触发单稳态多谐振荡器 74123 双可再触发单稳态多谐振荡器 74125 三态输出高有效四总线缓冲门 74126 三态输出低有效四总线缓冲门 7413 4输入端双与非施密特触发器 74132 2输入端四与非施密特触发器 74133 13输入端与非门 74136 四异或门 74138 3-8线译码器/复工器 74139 双2-4线译码器/复工器 7414 六反相施密特触发器 74145 BCD—十进制译码/驱动器 7415 开路输出3输入端三与门 74150 16选1数据选择/多路开关 74151 8选1数据选择器 74153 双4选1数据选择器 74154 4线—16线译码器
上传时间: 2014-01-10
上传用户:jackgao