虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

综合仿真

  • 基于FPGA的QDPSK调制解调技术的研究及实现.rar

    现代通信系统要求通信距离远、通信容量大、传输质量好。作为其关键技术之一的调制解调技术一直是人们研究的一个重要方向。用FPGA实现调制解调器具有体积小、功耗低、集成度高、可软件升级、抗干扰能力强的特点,符合未来通信技术发展的方向。论文从以下几个方面讨论和实现了基于FPGA的调制解调系统。 论文首先介绍了调制解调系统的发展现状及FPGA的相关知识。然后介绍了几种常见的相位调制解调方式,重点是QDPSK调制解调系统的理论算法。 论文重点介绍了QDPSK解调调制系统的具体实现。首先,在在MATLAB环境下对系统里的每个子模块完成了功能仿真,并取得满意的仿真结果;其次,在QDPSK调制解调系统功能仿真正确的基础上,对每个模块的功能编写C++算法,并且验证了算法的正确性和可实现性;最后,在altera公司的FPGA开发平台Quartus Ⅱ 6.0上,采用Verilog硬件描述语言对QDPSK调制解调系统实现了时序仿真和综合仿真

    标签: QDPSK FPGA 调制

    上传时间: 2013-04-24

    上传用户:lepoke

  • 高速Viterbi译码器的FPGA实现

    本文提出了一种高速Viterbi译码器的FPGA实现方案。这种Viterbi译码器的设计方案既可以制成高性能的单片差错控制器,也可以集成到大规模ASIC通信芯片中,作为全数字接收的一部分。 本文所设计的Viterbi译码器采用了基四算法,与基二算法相比,其译码速率在理论上约提升一倍。加一比一选单元是Viterbi译码器最主要的瓶颈所在,本文在加一比一选模块中采用了全并行结构的设计方法,这种方法虽然增加了硬件的使用面积,却有效的提高了译码器的速率。在幸存路径管理部分采用了两路并行回溯的设计方法,与寄存器交换法相比,回溯算法更适用于FPGA开发设计。为了提高译码性能,减小译码差错,本文采用较大译码深度的回溯算法以保证幸存路径进行合并。实现了基于FPGA的误码测试仪,在FPGA内部完成误码验证和误码计数的工作。 与基于软件实现译码过程的DSP芯片不同,FPGA芯片完全采用硬件平台对Viterbi译码器加以实现,这使译码速率得到很大的提升。针对于具体的FPGA硬件实现,本文采用了硬件描述语言VHDL来完成设计。通过对译码器的综合仿真和FPGA实现验证了该方案的可行性。译码器的最高译码输出速率可以达到60Mbps。

    标签: Viterbi FPGA 译码器

    上传时间: 2013-04-24

    上传用户:181992417

  • 基于FPGA的QDPSK调制解调技术

    现代通信系统要求通信距离远、通信容量大、传输质量好。作为其关键技术之一的调制解调技术一直是人们研究的一个重要方向。用FPGA实现调制解调器具有体积小、功耗低、集成度高、可软件升级、抗干扰能力强的特点,符合未来通信技术发展的方向。论文从以下几个方面讨论和实现了基于FPGA的调制解调系统。 论文首先介绍了调制解调系统的发展现状及FPGA的相关知识。然后介绍了几种常见的相位调制解调方式,重点是QDPSK调制解调系统的理论算法。 论文重点介绍了QDPSK解调调制系统的具体实现。首先,在在MATLAB环境下对系统里的每个子模块完成了功能仿真,并取得满意的仿真结果;其次,在QDPSK调制解调系统功能仿真正确的基础上,对每个模块的功能编写C++算法,并且验证了算法的正确性和可实现性;最后,在altera公司的FPGA开发平台Quartus Ⅱ 6.0上,采用Verilog硬件描述语言对QDPSK调制解调系统实现了时序仿真和综合仿真

    标签: QDPSK FPGA 调制 解调技术

    上传时间: 2013-07-21

    上传用户:moonkoo7

  • 80C51系列开发平台产品选型指南

    80C51系列开发平台产品选型指南 DP-51PRO单片机综合仿真实验仪是一款功能强大的综合性单片机实际学习、调试、开发工具,为广大初学者和工程师学习和提高技术水平提供了一条捷径。

    标签: 80C51 开发平台 产品选型

    上传时间: 2013-10-20

    上传用户:JasonC

  • 用verilog实现滤波器的功能

    用verilog实现滤波器的功能,通过软件综合仿真,在利用FPGA实现

    标签: verilog 滤波器

    上传时间: 2013-12-14

    上传用户:lanhuaying

  • 主函数Alamouti(Nr,max_snr,max_err_symbol,symbol_per_frame) 调用函数QpskMapping(psudo_bit_sequence)--二进制数据

    主函数Alamouti(Nr,max_snr,max_err_symbol,symbol_per_frame) 调用函数QpskMapping(psudo_bit_sequence)--二进制数据到QPSK信号的变换 调用函数RayleighCH(Nr,Nt)--瑞利衰落信道模拟 仿真示例: Alamouti(1,12,20,24) 说明: 1.2根发射天线、1根接收天线 2.最高信噪比为12dB,即仿真范围为0dB到12dB 3.在每个信噪比条件下,误符号数超过20即停止该信噪比条件下的仿真 4.每一帧数据为24个QPSK符号 综合仿真函数SimAlamouti(max_snr,max_err_symbol,symbol_per_frame) 具有一根接收天线系统的SER性能与二根接收天线的系统SER性能比较 SimAlamouti(12,20,24)

    标签: psudo_bit_sequence symbol_per_frame max_err_symbol QpskMapping

    上传时间: 2013-12-24

    上传用户:yimoney

  • 51单片机实践教程eu2000

    EU系列单片机综合仿真试验仪(以下简称EU系列)是温州市益友电子有限公司)综合多年经验开发出的多功能 8051 单片机平台(兼容 AVR/PIC 单片机的部 份烧写实验功能)。本系列目前包含 EU2000 单片机试验仪和 EU2000 USB 型单片机实验仪,集成常用的单片机外围硬件,ISP 下载线,单片机仿真器,单片机试验板,编程器功能于一身,特别适合新手学习使用!

    标签: 51;编程;单片机

    上传时间: 2015-06-17

    上传用户:幂幂幂米

  • SPI总线verilog代码(主模式)

    verilog语言实现的SPI主模式代码;综合仿真OK;

    标签: SPI;verilog

    上传时间: 2016-11-30

    上传用户:yyyyccccwwww

  • SPI总线verilog实现(从模式)

    SPI总线从模式的verilog实现;综合仿真OK;

    标签: verilog SPI 总线 从模式

    上传时间: 2016-11-30

    上传用户:yyyyccccwwww

  • 情报雷达的数据融合系统设计

    本文以数据融合理论为基础,进行情报雷达的数据融合系统的设计与实现。系统主要包括数据配准、数据关联、目标状态估计几个方面。在系统的数据配准中,首先进行坐标变换,然后采用主站雷达测量坐标系下的误差线性化方法进行系统误差估计。通过仿真表明,利用误差修正可以抑制随机噪声,较为准确地估计各雷达站的系统误差。在系统的数据关联部分,本文将动态分区与整体相关思想相结合进行航迹相关,减小了关联数据量,并大大降低了误相关率,提高了系统的实际应用能力。同时采用灰色关联的思想,有效地利用雷达提供的数据而尽量避免对融合系统的影响,很好地解决两坐标雷达观测数据的融合问题。在跟踪维持部分,文中利用“模糊相似”很好地进行航迹起始,并采用序贯滤波和灰色理论解决融合中出现的异步和异质数据的问题,使主副站航迹更好地进行融合。除了原理的叙述外,在C+ Builder环境下,采用本文方法进行了多情报雷达的航迹综合仿真。本文提供了很好的数据融合实现的思路和流程,并可以在实际系统中很好地应用。关键词:数据融合航迹综合误差修正数据关联动态分区整体相关模糊相似灰色系统理论优势分析序贯滤波

    标签: 数据融合

    上传时间: 2022-03-17

    上传用户:ttalli