虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

结构设计

  • EMC结构电磁兼容设计规范

    1·范围本规范规定了结构件电磁兼容设计(主要是屏蔽和接地)的设计指标、设计原则和具体设计方法。本规范适应于结构设计人员进行结构件的电磁兼容设计,目的是规范机电协调中电磁兼容方面的内容,指导结构设计人员正确地选择方案和进行详细设计。2,引用标准下列标准包含的条文,通过在本标准中引用而构成本标准的条文。在标准出版时,所示版本均为有效。所有标准都会被修订,使用本标准的各方应探讨使用下列标准最新版本的可能性。GJB 1046《舰船搭接、接地、屏蔽、滤波及电缆的电磁兼容性要求和方法》GJB 1210《接地、搭接和屏蔽设计的实施》C MIL-HDBK-419《电子设备和设施的接地搭接和屏蔽》IEC 61587-3(草案)《第三部分:EC 60917 EC 60297系列机箱、机柜和插箱屏蔽性能试验8《结构件分类描述优化方案及图号缩写规则》

    标签: emc 电磁兼容

    上传时间: 2022-06-22

    上传用户:

  • ATCA标准整机结构设计要求

    1.1.概述Advanced TCA(Advanced Telecom Computing Architecture,简称ATCA)标准是由Compact PCI标准进一步发展而来,由于在高性能和高稳定性上有了很大的提升,因此,可以满足未来几年电信领域技术发展的需求。目前,ATCA标准已在公司某些产品线提出需求和引用,为配合硬件平台和产品线即将对ATCA标准展开的全面的产品研发,结构系统部提出对ATCA标准的结构提前预研设计,避免发生类似前期产品设计中在新标准的引用上时间紧、对标准理解不透、产品缺乏实际应用检验就批量生产等现象而导致的一系列问题。ATCA标准中对机械结构部分的相关接口、尺寸和形式等作了详细描述。由于本项目为结构预研项目,所以本方案仅涉及插箱部分关键结构形式方面的内容描述,不对实际产品应用中的结构形式作分析。1.2.目标1、对目前市场上的ATCA类产品的结构性能做对比分析;2、插箱总体结构上体现整机结构功能模块的布局和性能实现,单板结构方面重点对起拔器性能做分析;3、满足ATCA际准对设备散热能力的要求;4、满足设备在EMCESD方面的性能要求;5、体现局部功能单元的方案实现细节。

    标签: ATCA标准

    上传时间: 2022-07-04

    上传用户:

  • 综合模块化航空电子设备结构设计

    为了提高我国航空电子设备设计能力,满足下一代飞机对综合模块化航空电子设备的需求,“综合模块化航空电子封装及接口研究”被列入预先研究课题,该课题主要针对航空电子设备外场可更换模块(LRM)机箱和安装架等基础技术应用作深入研究,本文的工作即为该课题研究内容之一。本文在研究世界先进综合模块化航空电子(IMA)系统结构的基础上,结合新一代飞行控制系统对电传控制计算机的具体要求,从系统组成、功能模块划分、结构形式等多个方面对LRM封装和接口作了详细分析和描述,首次设计出满足ARINC650规范的航空电子设备机箱和安装架样机,创新设计出新型快速插拔装置,实现了LRM机箱快速插拔、可靠安装的功能要求。在热设计数值计算的基础上,利用ICEPAK热分析软件,对大功率LRM模块的不同散热方式进行仿真和对比,研究探索了液冷基板冷却的结构实现方法,并对其热分析结果进行热测试验证和误差分析,取得了较好的结果。

    标签: 航空电子

    上传时间: 2022-07-09

    上传用户:

  • 大尺寸LCD图像引擎的关键算法与前端设计.rar

    在LCD显示应用领域,通常数据源输出图像的分辨率是变化,而从工业生产标准化要求和获得最佳显示效果的角度出发,LCD显示器的物理分辨率则是固定不变的。这就需要将不同分辨率的输入图像经过缩放后输出到分辨率固定的LCD显示器上,当前工业上解决这一问题的方案是在输入数据源和数据显示设备之间设置LCD图像引擎来实现缩放处理。LCD图像引擎是面向LCD显示器应用的一种高度集成的图像处理芯片,它在整个LCD显示系统中具有不可取代的位置。 本文在分析了大尺寸LCD图像引擎的研究现状之后,提出了拟开发的大尺寸LCD图像引擎的总体结构和设计目标。针对该体系结构,提出了一种基于2点的三次样条插值算法,推导出了该算法的插值核函数的表达式,并基于该算法实现LCD图像引擎的核心部分——图像缩放引擎的硬件结构设计。主观和客观Q值评价实验结果表明,该算法获得的插值图像质量非常接近传统的双三次插值算法,而运算复杂度和硬件实现开销却低于后者,对于实时性要求较高的LCD图像引擎来说该算法是一个性价比较高的插值算法。 为了提高经过图像缩放引擎处理后的图像显示质量,在LCD图像引擎中引入了图像色彩调整技术。

    标签: LCD 大尺寸 图像

    上传时间: 2013-06-07

    上传用户:zoushuiqi

  • 汽车永磁起动机的计算机辅助设计、磁极优化及动态过程仿真.rar

    该文首先根据与起动机相配套的发动机的技术性能要求分别对以铁氧体永磁材料和NdFeB永磁材料为磁极的汽车起动机进行了电磁结构设计及性能计算,并用FORTRAN语言编制了永磁起动机的电磁设计核算程序.在以上工作的基础上试制了样机并进行了实验,实验值与设计值基本吻合.然后针对目前国内永磁材料价格昂贵的现实情况,为了减少成本、降低材料消耗和减小体积和重量,使之更具市场竞争力,在原有电磁设计的基础上,利用遗传算法,对电机永磁体磁极进行了优化设计.最后,根据汽车起动机的运行过程为动态运行,无稳态可言的情况,在建立了包括电磁模型和机械模型在内的永磁起动机的数学模型的基础上,用MATLAB语言编制了仿真程序,对汽车永磁起动机的动态运行过程进行了计算机仿真,仿真值与设计值、实验值基本吻合,从而验证了理论分析的正确性.

    标签: 汽车 动态过程 仿真

    上传时间: 2013-05-26

    上传用户:秦莞尔w

  • 新型电动机微机保护测控系统的研究与设计.rar

    电动机在工农业生产中被广泛应用,但是其高故障率对工农业生产造成巨大的经济损失。因此,在分析传统电动机保护装置不尽完善的基础上,研制功能完善、可靠性高的电动机保护装置已经成为必要。 本文在查阅了大量文献资料的基础上,介绍了微机保护的发展历史、技术特点和发展方向,结合实际科研课题,在理论联系实际的基础上,设计并实现了硬件以TMS320F206处理器为核心,软件以傅氏算法为核心的新型电动机微机保护测控系统。 文中首先运用对称分量法对电动机的三相短路、两相短路、单相接地短路和断相等常见对称和不对称故障进行了分析,在结合电动机微机保护原理的基础上,提出了可靠性高、实用性强的电动机微机保护方案。然后根据微机保护系统的快速、准确的发展趋势和DSP数字信号处理芯片的特点,设计并实现了一种DSPTMS320F206+单片机8051双CPU结构的电动机微机保护测控装置。DSP作为主CPU芯片主要完成数据采集、数据处理和保护等功能,8051作为从CPU主要完成键盘处理、液晶显示处理和通讯等人机对话功能。此双CPU结构具有并行工作、分工合作的优点,既保证了继电保护的速动性、选择性、灵敏性和可靠性,又实现了实时测量的高精度。文中对此装置硬件系统的设计进行了详细的分析,并结合对微机保护数据处理算法和电动机微机保护原理的研究,设计了保护装置的软件系统,二者都采用了模块化的结构设计方法,可移植性强。 通过对设计成的保护装置样机进行调试和分析,初步验证了系统硬件部分和软件部分设计的正确性;通过静态模拟实验,初步验证了保护装置的可靠性。

    标签: 电动机 微机保护 测控系统

    上传时间: 2013-05-29

    上传用户:acwme

  • 钢铁企业用静止无功补偿器(SVC)的结构设计与参数研究.rar

    对供电系统进行适当的无功补偿,可以稳定电网电压,提高功率因数,提高设备利用率,减小网络有功功率损耗,提高输电能力,平衡三相功率,为系统提供电压支撑,提高系统运行安全性。钢铁企业一直就是用电大户,具有容量大、负荷冲击大、起制动频繁、快速性、工作连续性和自动化程度高等特点,存在功率因数低、电压波动等问题。研究钢铁企业的无功补偿,对企业提高供电可靠性,节能减排,降低损耗,提高用电设备效率,保证产品质量有着非常重要的意义。 本文选用目前工程上应用最为广泛的动态补偿装置静止无功功率补偿器,即SVC对钢铁企业负荷进行无功补偿。考察了轧钢企业的负荷特点,对比了各种补偿装置的优缺点,在此基础上提出了FC—TCR型SVC做为钢铁企业的无功补偿装置。 本文根据特定的现场参数,提出了FC—TCR型SVC装置的设计框架,建立了潮流计算和SVC装置的数学模型,给出了含有SVC补偿装置的电力系统潮流计算的计算方法,计算了SVC装置的FC和TCR各支路参数,对一次设备进行选型,最后提出了一套完整的SVC系统设计方案。仿真结果表明,采用本方案的SVC系统有效提高了供电系统的功率因数,抑制了电压波动,表明方案设计中的支路配置,参数设置和设备选型是合理的。 从基于瞬时无功功率理论的补偿装置触发角度的算法出发,研究了SVC装置动态补偿的实现方法。本文还提出了动态补偿SVC监控系统和晶闸管触发系统的硬件实现。 为了验证SVC系统设计的合理性,搭建了SVC的模拟试验平台,对一次系统,监控系统,光电触发系统进行了联合调试,调试结果达到了设计预期目标。

    标签: SVC 无功补偿 参数

    上传时间: 2013-06-23

    上传用户:xiaohuanhuan

  • MEMS传感器弱信号检测电路及集成设计.rar

    高精度惯性加速度计能够实现实时位移检测,在当今民用和军用系统如汽车电子、工业控制、消费电子、卫星火箭和导弹等中间具有广泛的需求。在高精度惯性加速度计中,特别需要稳定的低噪声高灵敏度接口电路。事实上,随着传感器性能的不断提高,接口电路将成为限制整个系统的主要因素。 本论文在分析差动电容式传感器工作原理的基础上,设计了针对电容式加速度计的全差分开环低噪声接口电路。前端电路检测传感器电容的变化,通过积分放大,产生正比于电容波动的电压信号。 本论文采用开关电容电路结构,使得对寄生不敏感,信号灵敏度高,容易与传感器单片集成。为了得到微重力加速度性能,设计电容式位移传感接口电路时,重点研究了噪声问题和系统建模问题。仔细分析了开环传感器中的不同噪声源,并对其中的一些进行了仿真验证。建立了接口电路寄生电容和寄生电阻模型。 为了更好的提高分辨率,降低噪声的影响如放大器失调、1/f噪声、电荷注入、时钟馈通和KT/C噪声,本论文采用了相关双采样技术(CDS)。为了限制接口电路噪声特别是热噪声,着重设计考虑了前置低噪声放大器的设计及优化。由于时钟一直导通,特别设计了低功耗弛豫振荡器,振荡频率为1.5M。为了减小传感器充电基准电压噪声,采用两级核心基准结构设计了高精度基准,电源抑制比高达90dB。 TSMC 0.18μm工艺中的3.3V电压和模型,本论文进行了spectre仿真。 关键词:MEMS;电容式加速度计;接口电路;低噪声放大器;开环检测

    标签: MEMS 传感器 弱信号

    上传时间: 2013-05-23

    上传用户:hphh

  • 地面数字电视广播系统中SRRC滤波器及FFT处理器的设计与FPGA实现.rar

    随着人们对数字电视和数字视频信息的需求越来越大,数字电视广播在中国迅速的发展起来。近几年,数字电视传输系统技术逐渐成熟,数字电视地面广播(DTTB)传输标准也于2006年8月30号正式出台。此标准技术是由我国多家单位联合研究的,具有自主知识产权的数字地面电视传输标准。DTTB系统标准的研究与仿真,具有巨大的实用价值和广阔的市场前景。 @@ 本文首先研究了地面数字电视广播标准中平方根升余弦(SRRC)滤波器(滚降系数为0.05)的结构设计,介绍了一种适合在FPGA中实现的高阶高速FIR滤波器的并行流水线结构。在本设计中,以CSD数优化滤波器系数,并运用简化加法器图(Reduced Adder Graph,RAG)算法进行改进,最后采用并行处理的转置型流水线结构实现。 @@ 接着研究数字电视地面传输标准采用的传输技术-OFDM的基本概念和技术特点,并研究了清华大学提出的DMB-T方案中TDS-OFDM信号帧的组成结构以及相关原理。 @@ 最后,本文针对OFDM调制所需要的3780点FFT处理器进行研究。为了保证OFDM信号的采样率和时域导频的采样率相同,以达到较好的同步性能,采用了3780个正交子载波的设计方案。在实现过程中,分析比较了多种算法的计算复杂性,设计出在硬件实现复杂度上进行优化的3780点FFT处理器的数据流流水线算法。之后,通过定点仿真比较各模块输出的动态范围和概率分布,设计出定点字长的优化方案,并分析计算了这一处理器的输出信噪比与内部各模块字长的关系,进一步降低了硬件实现复杂性。 @@关键字:数字电视地面广播传输(DTTB);平方根升余弦滤波器(SRRC);正交频分复用调制(OFDM);快速傅立叶变换(FFT); 3780

    标签: SRRC FPGA FFT

    上传时间: 2013-04-24

    上传用户:mdrd3080

  • 图像缩放算法的研究与FPGA设计.rar

    Scaler是平板显示器件(FPD,Flat Panel Display)中的重要组成部分,它将输入源图像信号转换成与显示屏固定分辨率一致的信号,并控制其显示在显示屏上。本文在研究图像缩放算法和scaler在FPD中工作过程的基础上,采用自上而下(Top-down)的设计方法,给出了scaler的设计及FPGA验证。该scaler支持不同分辨率图像的缩放,且缩放模式可调,也可以以IP core的形式应用于相关图像处理芯片中。 图像缩放内核是scaler的核心部分,它是scaler中的主要运算单元,完成图像缩放的基本功能,它所采用的核心算法以及所使用的结构设计决定着缩放性能的优劣,也是控制芯片成本的关键。因此,本文从缩放内核的结构入手,对scaler的总体结构进行了设计;通过对图像缩放中常用算法的深入研究提出了一种新的优化算法——矩形窗缩放算法,并对其计算进行分析和简化,降低了计算的复杂度。FPGA设计中,采用列缩放与行缩放分开处理的结构,使用双口RAM作为两次缩放间的数据缓冲区。使用这种结构的优势在于:行列缩放可以同时进行,数据处理的可靠性高、速度快:内核结构简单明了,数据缓冲区大小合适,便于设计。此外,本文还介绍了其他辅助模块的设计,包括DVI接口信号处理模块、缩放参数计算与控制模块以及输出信号检测与时序滤波模块。 本设计使用Verilog HDL对各模块进行了RTL级描述,并使用Quartus II7.2进行了逻辑仿真,最后使用Altera公司的FPGA芯片来进行验证。通过逻辑验证和系统仿真,证明该scaler的设计达到了预期的目标。对于不同分辨率的图像,均可以在显示屏上得到稳定的显示。

    标签: FPGA 图像 法的研究

    上传时间: 2013-05-30

    上传用户:xiaowei314