详细讨论了煤矿井下瓦斯自动排放系统的智能组合开关设计方法。通过研究煤矿井下掘进面通风的特点和规律,总结出一种掘进面自动排放瓦斯方案,在此基础上设计了瓦斯自动排放系统,着重讨论了作为该系统控制核心的智能组合开关设计方法,阐述了装置内部总线控制结构、硬件电路、软件逻辑的原理。经验证,该装置的性能指标完全满足应用要求,运行可靠稳定,能够应对井下掘进面复杂的使用环境。
上传时间: 2014-01-10
上传用户:llwap
无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操 作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将 导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可 分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上 述四种时钟类型的任意组合。
上传时间: 2014-01-13
上传用户:xz85592677
SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。 2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。 3.CPLD/ FPGA 提供引脚可任意设定,故作测试实验时不需要做硬件连接,可节省大量连线焊接时间,快速学习软硬件的运用。 4.CPLD/ FPGA 每一I/O Pin 皆有逻辑状态监视器,以便迅速了解每一引脚状态。 5.清楚标示每一管脚的脚位,易于观察和测量。 6.使用并口在开发系统下直接下载。 7.可在线将CPLD/ FPGA 程序到FLASH ROM,实验仪可独立运行,适合大学生EDA 电子竞赛。 8.可做8051 和CPLD/ FPGA 的组合电路实验。 9.适用于WINDOWS95/98/NT/2000/XP 操作系统。 10.数万门的现场可编程芯片让设计所思即所得。
上传时间: 2016-03-14
上传用户:671145514
简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远远高于使用单片机或模拟方式实现的系统,外围电路简单。该数字频率计达到预期要求,实现了可变量程测量,测量范围0.1Hz—9999MHz,精度可达0.1Hz。
上传时间: 2016-03-20
上传用户:qq521
Virtex™ -5 系列提供 FPGA 市场中最新最强大的功能。Virtex-5 系列采用第二代 ASMBL™ (高级硅片组合模块)列式架构, 包含四种截然不同的平台(子系列),比此前任何 FPGA 系列提供的选择范围都大。每种平台都包含不同的功能配比,以满 足诸多高级逻辑设计的需求。
上传时间: 2017-04-03
上传用户:myworkpost
数字逻辑基础教程 PDF版
上传时间: 2013-04-15
上传用户:eeworm
可编程序逻辑控制器第六讲
上传时间: 2013-06-30
上传用户:eeworm
ALTERA可编程逻辑器件及其应用
上传时间: 2013-04-15
上传用户:eeworm
VHDL硬件描述语言与数字逻辑电路设计
上传时间: 2013-05-19
上传用户:eeworm
晶体管-晶体管逻辑电路
上传时间: 2013-07-12
上传用户:eeworm