虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

管脚图

  • 62256在单片机上的应用,C语言源码,Keil uVision3工程文件,附原理图及说明学习文档 62256简介: 62系列是最常用的单片机系统扩展RAM元器件

    62256在单片机上的应用,C语言源码,Keil uVision3工程文件,附原理图及说明学习文档 62256简介: 62系列是最常用的单片机系统扩展RAM元器件,其类型有6216、6232、6264、62128、62256或62512等多种,62后面的数字表示此元器件中可以存储的位(单位:千bit),我们通常的说法是将此值除以8,比如62256将256除以8,我们一般称之为32K的RAM。 如果学习过二进制就可以知道,区分两个字节需要一根地址线就可以:0或者1;而区分四个字节需要2根地址线;区分八个字节需要三根地址线…..以此类推,我们可以计算出要区分32K的RAM区,需要15根地址线,也就是器件上面的A0-A14管脚用于确定唯一的一个字节内容。 我们现在学习的51单片机是8位的,所以必须用两个IO口来联接这个RAM器件,通常我们用P0(低字节)和P2(高字节)两个端口来确定此器件的地址,而P0口是51单片机标准的总线口,是地址线和数据线复用的,所以与62256联接时需要加一片锁存器来锁存地址。即先将地址送到锁存器(通常用74HC373)中,然后P0口空闲下来后开始接收或发送数据至62256。

    标签: 62256 uVision3 Keil RAM

    上传时间: 2017-01-27

    上传用户:asdkin

  • 蜂鸣器在单片机上的应用,C语言源码,Keil uVision3工程文件,附原理图及说明学习文档 蜂鸣器的正极性的一端联接到5V电源上面

    蜂鸣器在单片机上的应用,C语言源码,Keil uVision3工程文件,附原理图及说明学习文档 蜂鸣器的正极性的一端联接到5V电源上面,另一端联接到三极管的集电极,三极管的基级由单片机的P1.5管脚通过一个与非门来控制,当P1.5管脚为低时,与非门输出高电平,三极管导通,这样蜂鸣器的电流形成回路,发出声音。当P1.5管脚为高时,与非门输出低电平,三极管截止,蜂鸣器不发出声音。在这里与非门是作为非门来用的,这里采用一个非门的作用是为了防止系统上电时峰鸣器发出声音,以为系统复位以后,I/O口输出的是高电平。 用户可以通过程序控制P1.5管脚的置低和置高来使蜂鸣器发出声音和关闭。 蜂鸣器的声音大小及音调可以通过调整P1.5管脚的置高时间及输出的波形进行控制,这一点可以在调试程序的时候来试验。

    标签: uVision3 Keil 蜂鸣器 单片机

    上传时间: 2017-01-27

    上传用户:ryb

  • 红外在单片机上的应用,C语言源码,Keil uVision3工程文件,附原理图及说明学习文档 红外接收电路采用集成红外接收器成品H1

    红外在单片机上的应用,C语言源码,Keil uVision3工程文件,附原理图及说明学习文档 红外接收电路采用集成红外接收器成品H1,接收器包括红外接收管和信号处理IC,均集成在红外接收器H1内。接收器对外只有3个引脚:Vcc、GND和一个脉冲信号输出PO。Vcc接系统的电源正极(+5V),GND接系统的地线,脉冲信号输出接CPU的中断输入引脚INT0。如果没有红外遥控信号到来,接收器的输出端口PO保持高电平,当接收到红外遥控信号时,接收器件信号转换成脉冲序列加到CPU的中断输入引脚。CPU定时器T0、T1都初始化为定时器工作方式1,T0的GATE位置位,这样T0只在INT0为高电平时计数。每次外部中断首先停止定时,记录T0、T1的计数值,然后将T0、T1的计数器清零,并重新启动定时。T0的值即为高电平脉冲,T1-T0的值为低电平脉宽。 红外发送电路是将单片机发送的信号(P2.7管脚),由一个38K的脉冲频率进行调制,并通过一个红外发射管发送出去。U11B和U11C及附加的电阻电容形成了一个38K脉冲发生器。

    标签: uVision3 Keil 红外 单片机

    上传时间: 2014-12-06

    上传用户:风之骄子

  • 基于AVR晶体管测试仪(包括原理图 PCB源程序 3D外壳文件等)

    描述:晶体管测试仪是一个很实用的小工具,它可以全自动测量电阻,电容、电感,对于电感和电容,还能测试出等效串联电阻(ESR)。除此之外,它还可以自动识别二极管、BJT、MOSFET等元件,并且测量他们的相关属性。这一切所有的操作都只需要简单的将元件连接到测试座上,甚至不需要区分管脚顺序。测试仪可以自动分辨它们并识别出管脚的顺序。原理图:PCB:

    标签: avr 晶体管测试仪

    上传时间: 2022-01-22

    上传用户:fliang

  • PT4211-30V350mA高亮度LED恒流驱动器 ALTIUM AD设计硬件原理图+PCB文件

    PT4211-30V350mA高亮度LED恒流驱动器 ALTIUM AD设计硬件原理图+PCB 工程文件 概述    PT4211是一款连续电感电流导通模式的降压恒流源,专门针对用于驱动1-3颗串联LED而设计。PT4211可接受的输入电压范围从5伏到30伏,输出电流可调至最大350mA。    PT4211 内置功率开关,采用高端电流采样方式,通过一个外部电阻设定LED平均电流。专用调光DIM引脚可以接受宽范围的PWM调光信号。当DIM的电压低于0.4伏时,功率开关关断,PT4211进入极低工作电流的待机状态。     PT4211采用SOT23-5封装。    关键特性极少的外部元器件输入电压范围从5V到30V最大输出350mA电流专用调光管脚可接受PWM调光3%的输出电流精度LED开路自然保护高达93%的效率输出可调的恒流控制方法软过温保护尽大可能减少高温下LED闪烁

    标签: pt4211 led 驱动器

    上传时间: 2022-03-17

    上传用户:

  • SPI时序图详解

    SPI总线协议及SPI时序图详解SP1是英语Serial Peripheral Interface的缩写,顾名思义就是串行外围设备接口。SPI是一种高速的、全双工、同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为PCB的布局上节省空间,提供方便,正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议。SP1是一个环形总线结构,由ss(cs)、sck,sdi、sdo构成,其时序其实很简单,主要是在sck的控制下,两个双向移位寄存器进行数据交换。上升沿发送、下降沿接收、高位先发送上升沿到来的时候,sdo上的电平将被发送到从设备的寄存器中,下降沿到来的时候,sdi上的电平将被接收到主设备的寄存器中,假设主机和从机初始化就绪:并且主机的sbuff-Oxaa(10101010),从机的sbuff-0x55(01010101),下面将分步对spi的8个时钟周期的数据情况演示一遍(假设上升沿发送数据)。

    标签: spi 时序

    上传时间: 2022-06-23

    上传用户:fliang

  • SPI总线协议及SPI时序图详解含实例

    SPI总线协议及SPI时序图详解SPI,是英语Serial Peripheral Interface的缩写,顾名思义就是串行外围设备接口。SPl,是一种高速的,全双工,同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为PCB的布局上节省空间,提供方便,正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议。SPI是一个环形总线结构,由ss(cs)、sck、sdi、sdo构成,其时序其实很简单,主要是在sck的控制下,两个双向移位寄存器进行数据交换。上升沿发送、下降沿接收、高位先发送。上升沿到来的时候,sdo上的电平将被发送到从设备的寄存器中。下降沿到来的时候,sdi上的电平将被接收到主设备的寄存器中。假设主机和从机初始化就绪:并且主机的sbuff=0xaa(10101010),从机的sbuff=0x55(01010101),下面将分步对spi的8个时钟周期的数据情况演示一遍(假设上升沿发送数据)。

    标签: spi总线协议 时序

    上传时间: 2022-06-28

    上传用户:

  • Lab5_七段数码管显示设计

    1. 数码管显示原理 数码的显示方式一般有三种: 第一种是字型重叠式; 第二种是分段式; 第三种是点阵式。 目前以分段式应用最为普遍,主要器件是七段发光二极管(LED)显示器。它可分为两种, 一是共阳极显示器(发光二极管的阳极都接在一个公共点上) ,另一是共阴极显示器(发光 二极管的阳极都接在一个公共点上,使用时公共点接地) 。 EXCD-1 开发板使用的数码管为四位共阴极数码管, 每一位的共阴极 7 段数码管由 7个 发光 LED 组成,呈“ ”字状,7 个发光 LED 的阴极连接在一起,阳极分别连接至 FPGA 相应引脚。SEG_SEL1、SEG_SEL2、SEG_SEL3 和 SEG_SEL4 为四位 7 段数码管的位选择 端。当其值为“1”时,相应的 7 段数码管被选通。当输入到 7 段数码管 SEG_A~ SEG_G和 EG_DP 管脚的数据为高电平时,该管脚对应的段变亮,当输入到 7 段数码管 SEG_A~ EG_G和 SEG_DP 管脚的数据为低电平时,该管脚对应的段变灭。

    标签: Lab 七段数码 显示设计

    上传时间: 2013-05-23

    上传用户:66666

  • AD7865中文资料,pdf datasheet(管脚定义)

    PIN1 BUSY:BUSY 输出脚,由/CONVST 的上升沿触发。并且在所有通道选择转换完成之前一直保持高电平。PIN2 FRSTDATA:首位数据输出脚。且是一个

    标签: datasheet 7865 AD

    上传时间: 2013-07-15

    上传用户:csgcd001

  • FPGA图像处理板设计

    VLSI(超大规模集成电路)的快速发展,使得FPGA技术得到了迅猛发展,FPGA的快速发展又为实时图像处理在算法、系统结构上带来了新的方法和思路,全景图像处理是实时图像处理中一个崭新的领域,其在视频监视领域内有广泛的应用前景。 本文首先介绍了全景图像处理的发展状况,课题的主要背景、国内外发展现状、课题的研究意义、课题的来源和本文的主要研究工作及论文组织结构。然后在第二章中介绍了FPGA的发展,FPGA/CPLD的特点,并介绍了Cyclone Ⅱ系列FPGA的硬件结构,硬件描述语言,开发工具Quartus Ⅱ以及FPGA开发的一般原则。 文章的重点放在了电路板的设计部分,也就是本文的第三章。在介绍电路设计部分之前首先介绍一些高速数字电路设计中的一些概念、高速数字电路设计中常见问题,并对常见问题给出了一般解决方法。 在FPGA电路板设计部分中,对FPGA电路的设计过程作了详细的说明,其中着重介绍了采用了FBGA封装的EP2C35芯片的电路设计要点,多层电路板设计要点,FPGA供电管脚的处理注意事项,FPGA芯片中PLL模块的设计以及FPGA的配置方法,并给出了作者的设计思路。FPGA供电电源也是电路板设计的要点所在,文章中也着重对其进行了介绍,提及了FPGA电源设计指标要求及电压功耗估计,并根据现有的FPGA电源解决方案提出了设计思路和方法。同时文章中对FPGA芯片外围器件电路包括图像采集显示芯片电路、图像存储电路、USB2.0接口电路的设计做了相应的介绍。最终目的就是为基于FPGA的全景图象处理搭建一个稳定运行的平台。 在第四章中介绍了IC总线控制器的状态机图及信号说明和相应的仿真图。 文章最后给出了FPGA硬件电路的调试结果,验证了设计目的,为进一步的工作打下了良好的基础。

    标签: FPGA 图像 理板设计

    上传时间: 2013-04-24

    上传用户:15736969615