虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

端口地址

  • 本程序可获取本地网络端口状态

    本程序可获取本地网络端口状态,通过IP地址,获取端口号、端口状态、连接次数...让用户清楚本地网络的安全性。

    标签: 程序 本地网 状态 端口

    上传时间: 2015-10-14

    上传用户:wangchong

  • 1.JICQ部署 安装JDBC连接器|SQL SERVER补丁 广域网需要打开7890(聊天)1433(数据库端口) 2.导入数据库文件(在数据库文件夹里面) 3.广域网部署网页注册网站申请JIC

    1.JICQ部署 安装JDBC连接器|SQL SERVER补丁 广域网需要打开7890(聊天)\1433(数据库端口) 2.导入数据库文件(在数据库文件夹里面) 3.广域网部署网页注册网站申请JICQ号码,端口需要打开80 访问地址:http://localhost/register/firsts.htm 4.启动chatserverthree.java聊天服务器 5.打开主程序MainFrame.java登陆JICQ

    标签: SERVER JICQ JDBC 7890

    上传时间: 2014-01-04

    上传用户:362279997

  • 本程序使用MSP430F149控制USB芯片PDIUSBD12;USB 芯片的数据端口与 MCU 的P5 端口按一一对应的关系连接

    本程序使用MSP430F149控制USB芯片PDIUSBD12;USB 芯片的数据端口与 MCU 的P5 端口按一一对应的关系连接,而控制端口与MCU 的IO 连接关系为: P2.0--WR_N,P2.1--RD_N,P2.2--A0,P2.3--CS_N。因为 MSP430 系列单片机没有外部总线接口,所以需要上面的四个 IO 与 P5 口配合模拟数据/地址复用的总线读写时序,从而实现对D12 的操作。

    标签: USB PDIUSBD 430F F149

    上传时间: 2014-01-17

    上传用户:jkhjkh1982

  • 本程序使用MSP430F149控制IIC总线EEProm AT24C02;MCU的通用输入输出(GPIO)端口P1.2、P1.3 与AT24C02 的SCL、SDA端口相连接构成I2C总线

    本程序使用MSP430F149控制IIC总线EEProm AT24C02;MCU的通用输入输出(GPIO)端口P1.2、P1.3 与AT24C02 的SCL、SDA端口相连接构成I2C总线,因为MSP430F149 内部没有专用的I2C接口电路,所以只能用IO端口来模拟I2C时序从而实现对EEPROM的读写操作。从图 3.3 中我们可以看到EEPROM地址选择端口A0~A2 都外接低电平,所以进行I2C通信时,EEPROM的从机地址是唯一的,即A0~A2 所对应的地址控制位均为 0。 因为AT24C0X(X=1,2,4,8,16)系列芯片的管脚是兼容的,所以用户也可以自行更换其他型号的芯片,无需改动任何硬件结构,只需注意器件地址和存储空间寻址模式的变化,相应地修改软件程序即可。

    标签: 24C C02 EEProm 02

    上传时间: 2014-01-09

    上传用户:pompey

  • T8255-2.asm 8255流水灯显示实验 ****************根据查看端口资源修改下列符号值******************* IOY0 EQU 9C00H 片选

    T8255-2.asm 8255流水灯显示实验 ****************根据查看端口资源修改下列符号值******************* IOY0 EQU 9C00H 片选IOY0对应的端口始地址

    标签: 8255 9C00H IOY0 asm

    上传时间: 2014-01-23

    上传用户:jkhjkh1982

  • IDT7132/7142 是一种高速 2k×8 双端口静态 RAM

    IDT7132/7142 是一种高速 2k×8 双端口静态 RAM,它拥有两套完全独立的 数据、地址和读写控制线。文中分析了双端口 RAM(DPRAM)的设计方案。并 以 IDT7132/7142 为例介绍了双端口 RAM 的时序、竞争和并行通讯接口设计以及 雷达仿真平台中的应用。

    标签: 7132 7142 IDT RAM

    上传时间: 2014-01-20

    上传用户:royzhangsz

  • 用c语言编写的一款使用方便的 IP、端口扫描工具。利用它

    用c语言编写的一款使用方便的 IP、端口扫描工具。利用它,您可以获得被扫描计算机的 ping 响应时间、主机名称、计算机名称、工作组、登录用户名、MAC地址、TTL、NetBios 信息等;您也可以指定扫描端口,查看目标计算机开放端口的情况。

    标签: c语言 编写 端口

    上传时间: 2014-01-13

    上传用户:ljt101007

  • IP175LLF四端口百兆交换机芯片

    5MAC,4PHY 四端口百兆交换机芯片,MII和RMII接口,VLAN,2kMAC地址缓冲表,QFN68

    标签: ip175llf 交换机 芯片 IP175

    上传时间: 2021-12-15

    上传用户:

  • FPGA中多标准可编程IO端口的设计.rar

    现场可编程门阵列(FPGA,Field Programmable Gate Array)是可编程逻辑器件的一种,它的出现是随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担。系统设计师们更愿意自己设计专用集成电路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的设计周期尽可能短,最好是在实验室里就能设计出合适的ASIC芯片,并且立即投入实际应用之中。现在,FPGA已广泛地运用于通信领域、消费类电子和车用电子。 本文中涉及的I/O端口模块是FPGA中最主要的几个大模块之一,它的主要作用是提供封装引脚到CLB之间的接口,将外部信号引入FPGA内部进行逻辑功能的实现并把结果输出给外部电路,并且根据需要可以进行配置来支持多种不同的接口标准。FPGA允许使用者通过不同编程来配置实现各种逻辑功能,在IO端口中它可以通过选择配置方式来兼容不同信号标准的I/O缓冲器电路。总体而言,可选的I/O资源的特性包括:IO标准的选择、输出驱动能力的编程控制、摆率选择、输入延迟和维持时间控制等。 本文是关于FPGA中多标准兼容可编程输入输出电路(Input/Output Block)的设计和实现,该课题是成都华微电子系统有限公司FPGA大项目中的一子项,目的为在更新的工艺水平上设计出能够兼容单端标准的I/O电路模块;同时针对以前设计的I/O模块不支持双端标准的缺点,要求新的电路模块中扩展出双端标准的部分。文中以低压双端差分标准(LVDS)为代表构建双端标准收发转换电路,与单端标准比较,LVDS具有很多优点: (1)LVDS传输的信号摆幅小,从而功耗低,一般差分线上电流不超过4mA,负载阻抗为100Ω。这一特征使它适合做并行数据传输。 (2)LVDS信号摆幅小,从而使得该结构可以在2.5V的低电压下工作。 (3)LVDS输入单端信号电压可以从0V到2.4V变化,单端信号摆幅为400mV,这样允许输入共模电压从0.2V到2.2V范围内变化,也就是说LVDS允许收发两端地电势有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工艺,辅助Xilinx公司FPGA开发软件ISE,设计完成了可以用于Virtex系列各低端型号FPGA的IOB结构,它有灵活的可配置性和出色的适应能力,能支持大量的I/O标准,其中包括单端标准,也包括双端标准如LVDS等。它具有适应性的优点、可选的特性和考虑到被文件描述的硬件结构特征,这些特点可以改进和简化系统级的设计,为最终的产品设计和生产打下基础。设计中对包括20种IO标准在内的各电器参数按照用户手册描述进行仿真验证,性能参数已达到预期标准。

    标签: FPGA 标准 可编程

    上传时间: 2013-05-15

    上传用户:shawvi

  • FPGA可配置端口电路的设计.rar

    可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设计软件,结合华润上华0.5μm的工艺库,设计了一款性能、时序、功耗在整体上不亚于xilinx4006e[8]的端口电路。主要研究以下几个方面的内容: 1.基于端口电路信号寄存器的采集和输出方式,本论文设计的端口电路可以通过配置将它设置成单沿或者双沿的触发方式[7],并完成了Verilog XL和Hspiee的功能和时序仿真,且建立时间小于5ns和保持时间在0ns左右。和xilinx4006e[8]相比较满足设计的要求。 2.基于TAP Controller的工作原理及它对16种状态机转换的控制,对16种状态机的转换完成了行为级描述和实现了捕获、移位、输出、更新等主要功能仿真。 3.基于边界扫描电路是对触发器级联的构架这一特点,设计了一款边界扫描电路,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。达到对芯片电路测试设计的要求。 4.对于端口电路来讲,有时需要将从CLB中的输出数据实现异或、同或、与以及或的功能,为此本文采用二次函数输出的电路结构来实现以上的功能,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。满足设计要求。 5.对于0.5μm的工艺而言,输入端口的电压通常是3.3V和5V,为此根据设置不同的上、下MOS管尺寸来调整电路的中点电压,将端口电路设计成3.3V和5V兼容的电路,通过仿真性能上已完全达到这一要求。此外,在输入端口处加上扩散电阻R和电容C组成噪声滤波电路,这个电路能有效地抑制加到输入端上的白噪声型噪声电压[2]。 6.在噪声和延时不影响电路正常工作的范围内,具有三态控制和驱动大负载的功能。通过对管子尺寸的大小设置和驱动大小的仿真表明:在实现TTL高电平输出时,最大的驱动电流达到170mA,而对应的xilinx4006e的TTL高电平最大驱动电流为140mA[8];同样,在实现CMOS高电平最大驱动电流达到200mA,而xilinx4006e的CMOS驱动电流达到170[8]mA。 7.与xilinx4006e端口电路相比,在延时和面积以及功耗略大的情况下,本论文研究设计的端口电路增加了双沿触发、将输出数据实现二次函数的输出方式、通过添加译码器将配置端口的数目减少的新的功能,且驱动能力更加强大。

    标签: FPGA 可配置 端口

    上传时间: 2013-07-20

    上传用户:顶得柱