虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

移位寄存

  • 循环冗余校验CRC (Cyclic Redundancy Check)码是由分组线性码的分支而来

    循环冗余校验CRC (Cyclic Redundancy Check)码是由分组线性码的分支而来,其主要应用是二元码字。编码简单且误判概率很低,在通信系统中得到了广泛的应用。循环冗余校验码是属于分组码中的一类重要的线性码,它不仅在理论上具有很好的代数结构,而且其编码和译码可以通过线性移位寄存器很容易地实现。 通过对CRC的分析和基于MATLAB工具的仿真,充分证明了CRC的检错能力很强,编码简单。

    标签: Redundancy Cyclic Check CRC

    上传时间: 2016-04-13

    上传用户:watch100

  • SPI总线与CPLD之间的通信程序

    SPI总线与CPLD之间的通信程序,可实现SPI串行输入,通过移位寄存器后并行输出

    标签: 总线 通信程序

    上传时间: 2013-12-16

    上传用户:1583060504

  • 时钟程序

    时钟程序,spi送数,显示是8个数码管,接8的移位寄存器。时间从00 00 00 到 23 59 59

    标签: 时钟程序

    上传时间: 2014-01-13

    上传用户:tb_6877751

  • 时钟程序

    时钟程序,spi送数,显示是8个数码管,接8的移位寄存器。时间从00 00 00 到 23 59 59

    标签: 时钟程序

    上传时间: 2016-06-17

    上传用户:tonyshao

  • EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位

    EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。 UART 接收器 --- 串行数据帧和接收时钟是异步的,发送来的数据由逻辑1 变为逻辑0 可以视为一个数据帧的开始。接收器先要捕捉起始位,确定rxd 输入由1 到0,逻辑0 要8 个CLK16 时钟周期,才是正常的起始位,然后在每隔16 个CLK16 时钟周期采样接收数据,移位输入接收移位寄存器rsr,最后输出数据dout。还要输出一个数据接收标志信号标志数据接收完。 波特率发生器 --- UART 的接收和发送是按照相同的波特率进行收发的。波特率发生器产生的时钟频率不是波特率时钟频率,而是波特率时钟频率的16 倍,目的是为在接收时进行精确地采样,以提出异步的串行数据。 --- 根据给定的晶振时钟和要求的波特率算出波特率分频数。

    标签: UART EDA CLK 实验

    上传时间: 2014-01-25

    上传用户:xsnjzljj

  • 将双字节16进制数转换为可用于数码管显示用的7段码

    将双字节16进制数转换为可用于数码管显示用的7段码,直接输入移位寄存器即可正常显示。附带注释,经验证完全可用。

    标签: 双字 进制数 转换 数码管显示

    上传时间: 2013-12-03

    上传用户:asdkin

  • SPI是一个环形总线结构

    SPI是一个环形总线结构,由ss(cs)、sck、sdi、sdo构成,其时序其实很简单,主要是在sck的控制下,两个双向移位寄存器进行数据交换。 假设下面的8位寄存器装的是待发送的数据10101010,上升沿发送、下降沿接收、高位先发送。 那么第一个上升沿来的时候 数据将会是sdo=1;寄存器=0101010x。下降沿到来的时候,sdi上的电平将所存到寄存器中去,那么这时寄存器=0101010sdi,这样在8个时钟脉冲以后,两个寄存器的内容互相交换一次。这样就完成里一个spi时序。

    标签: SPI 环形 总线结构

    上传时间: 2013-12-22

    上传用户:lijinchuan

  • 本程序为加密芯片内部加密运算单元部分

    本程序为加密芯片内部加密运算单元部分,包括32位减法器、移位寄存器、加/减法器、寄存器等,对密码芯片运算部分设计具有一定指导意义

    标签: 程序 加密芯片 加密

    上传时间: 2014-11-03

    上传用户:ynwbosss

  • 16*64点阵程序

    16*64点阵程序,运用串行传输数据,移位寄存器接收数据,硬件电路连接简单

    标签: 16 64 点阵程序

    上传时间: 2016-12-31

    上传用户:xyipie

  • VHDL语言编写

    VHDL语言编写,实现双向移位寄存器功能,在MAX+plus软件下实现

    标签: VHDL 语言 编写

    上传时间: 2014-07-13

    上传用户:宋桃子