虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

电路提高

  • 心电信号调理电路设计

    心电(Electrocardiograph)作为人体重要的生理及病理指标之一,具有重要的医学研究价值。针对其信号微弱、频率低、阻抗高、随机性强及易受干扰的特点,首先提出了信号调理电路设计的要求;然后针对性地选择元器件并设计硬件电路,其中包括:一级放大电路、调零电路、50 Hz限波电路、带通滤波电路及二级放大电路;最后对所设计的硬件电路进行实际测试。结果表明该调理电路具有输出波形稳定、噪声小和共模抑制比高的特点,提高了心电信号采集的精度。

    标签: 心电信号 调理电路

    上传时间: 2014-01-19

    上传用户:ommshaggar

  • 带有增益提高技术的高速CMOS运算放大器设计

    设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25 μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结果表明,在2.5 V单电源电压下驱动2 pF负载时,运放的直流增益可达到124 dB,单位增益带宽720 MHz,转换速率高达885 V/μs,达到0.1%的稳定精度的建立时间只需4 ns,共模抑制比153 dB。

    标签: CMOS 增益提高 运算 放大器设计

    上传时间: 2014-12-23

    上传用户:jiiszha

  • CMOS工艺多功能数字芯片的输出缓冲电路设计

    为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 μm CMOS工艺的输出缓冲电路设计方案。本文完成了系统的电原理图设计和版图设计,整体电路采用Hspice和CSMC 2P2M 的0.6 μm CMOS工艺的工艺库(06mixddct02v24)仿真,基于CSMC 2P2M 0.6 μm CMOS工艺完成版图设计,并在一款多功能数字芯片上使用,版图面积为1 mm×1 mm,并参与MPW(多项目晶圆)计划流片,流片测试结果表明,在输出负载很大时,本设计能提供足够的驱动电流,同时延迟时间短、并占用版图面积小。

    标签: CMOS 工艺 多功能 数字芯片

    上传时间: 2013-10-09

    上传用户:小鹏

  • 一种模拟电路故障诊断方法

    为了解决模拟电路故障诊断复杂多样难于辨识的问题, 有效提高分类的准确度, 提出了一种模拟电路故障诊断的新方法。

    标签: 模拟电路 故障诊断

    上传时间: 2013-11-03

    上传用户:guanhuihong

  • CMOS绿色模式AC_DC控制器振荡器电路

    采用电流模脉宽调制控制方案的电池充电芯片设计,锯齿波信号的线性度较好,当负载电路减小时,自动进入Burst Mode状态提高系统的效率。整个电路基于1.0 μm 40 V CMOS工艺设计,通过Hspice完成了整体电路前仿真验证和后仿真,仿真结果表明,振荡电路的性能较好,可广泛应用在PWM等各种电子电路中。

    标签: AC_DC CMOS 绿色模式 控制器

    上传时间: 2014-12-23

    上传用户:kangqiaoyibie

  • 高共模抑制比仪用放大电路方案

    本文针对传统仪用放大电路的特点,介绍了一种高共模抑制比仪用放大电路,引入共模负反馈,大大提高了通用仪表放大器的共模抑制能力。

    标签: 共模抑制比 仪用放大 电路 方案

    上传时间: 2013-11-10

    上传用户:lingfei

  • LDO线性稳压器动态频率补偿电路设计

    摘要:对LDO线性稳压器关键技术进行了分析,重点分析了LDO稳压器的稳定性问题,在此基础上提出了一种新型的动态频率补偿电路,利用MOS管的开关电阻、寄生电容等构成的电阻电容网络,通过采样负载电流而改变MOS开关管的工作点或工作状态,即改变开关电阻、寄生电容的值,从而实现动态的频率补偿。与传统方法相比,该电路大大提高了系统的瞬态响应性能。 关键词:LDo;稳定性;ESR;动态频率补偿

    标签: LDO 线性稳压器 动态 电路设计

    上传时间: 2013-11-14

    上传用户:gtf1207

  • 基于选择进位32位加法器的硬件电路实现

    为了缩短加法电路运行时间,提高FPGA运行效率,利用选择进位算法和差额分组算法用硬件电路实现32位加法器,差额分组中的加法单元是利用一种改进的超前进位算法实现,选择进位算法可使不同的分组单元并行运算,利用低位的运算结果选择高位的进位为1或者进位为零的运算结果,节省了进位选择等待的时间,最后利用XILINX进行时序仿真,在FPGA上进行验证,可稳定运行在高达50兆的频率,理论分析与计算机仿真表明该算法切实可行、有效并且易于实现。

    标签: 进位 加法器 硬件 电路实现

    上传时间: 2013-12-19

    上传用户:jshailingzzh

  • 微弱信号选频放大电路的研制

    为提高弱信号检测中的信噪比, 常采用选频放大电路放大微弱信号, 然后利用自相关检测技术只提取所需信号, 抑制噪声干扰信号。

    标签: 微弱信号 选频放大电路

    上传时间: 2014-12-24

    上传用户:hopy

  • 如何通过仿真有效提高数模混合设计性

    一 、数模混合设计的难点 二、提高数模混合电路性能的关键 三、仿真工具在数模混合设计中的应用 四、小结 五、混合信号PCB设计基础问答

    标签: 仿真 高数模混合

    上传时间: 2013-11-22

    上传用户:一天睡三次