虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

瓶颈

  • 超高频射频识别标签基准测试研究.rar

    射频识别(Radio Frequency Identification,RFID)是一种允许非接触式数据采集的自动识别技术。其中工作在超高频(Ultra High Frequency,UHF)频段的无源RFID系统,由于在物流与供应链管理等领域的潜在应用,近年来得到了人们的广泛关注。这种系统所使用的无源标签具有识别距离长、体积小、成本低廉等突出特点。目前在市场上出现了各种品牌型号的UHF RFID无源标签,由于不同品牌型号的标签在设计与制造工艺上的差异,这些标签在性能表现上各不相同,这就给终端用户选择合适自己应用的标签带来了困难。RFID基准测试就是在实际部署RFID系统前对RFID标签的性能进行科学评估的有效手段。然而为了在常规实验室条件下得到准确公正的测试结果,需要对基准测试的性能指标及测试方法学开展进一步的研究。本文正是研究符合EPC Class1 Gen2标准的RFID标签基准测试。 本文首先分析了当前广泛应用的超高频无源RFID标签基准测试性能指标与测试方法上的局限性与不足之处。例如,在真实的应用环境中,由于受到各种环境因素的影响,对同一品牌型号的标签,很难得到一致的识读距离测试结果。另外,在某些测试场景中,使用识读速率作为测试指标,所得到的测试结果数值非常接近,以致分辨度不足以区分不同品牌型号标签的性能差异。在这些分析基础上,本文把路径损耗引入了RFID基准测试,通过有限点的测量与数据拟合分别得到不同类型标签的路径损耗方程,结合读写器天线的辐射方向图,进一步得到各种标签受限于读写器接收灵敏度的覆盖区域。无源标签由于其被动式能量获取方式,其实际工作区域仍然受限于前向链路。本文通过实验测试出这些标签的最小激活功率后,得出了各种标签在一定读写器发射功率下的激活区域。完成这些步骤后,根据这两种区域的交集可以确定标签的工作区域,从而进行标签间的比较并达到基准测试的目的,并能找出限制标签工作范围的瓶颈。 本文最后从功率损耗的角度研究了标签之间的相互干扰,为用户在密集部署RFID标签的场景中设置标签之间的最小间隔距离具有重要的参考意义。

    标签: 超高频 射频识别 基准测试

    上传时间: 2013-04-24

    上传用户:hbsunhui

  • 串联电池组电压测量方法的研究与应用.rar

    串联电池组广泛应用于手携式工具、笔记本电脑、通讯电台、便携式电子设备、航天卫星、电动自行车、电动汽车及储能装置中。本文就电动汽车的串联电池组加以研究。 随着社会的发展以及能源、环保等问题的日益突出,电动汽车以其零排放,噪声低等优点越来越受到世界各国的重视,被称作绿色环保车。作为发展电动车的关键技术之一的电池管理系统(BMS),是电动车产业化的关键。电动汽车的快速发展,它的能量源-动力电池组,成了电动汽车发展的瓶颈。电池技术和电池能量管理系统(BMS)的研究成为解决这一问题的关键,越来越受到人们的关注。 电动汽车电池组相关技术中的电池管理系统是目前国内外研究的热点。本文描述了电动公交用锂电池配套的电池管理系统的设计与实现。 该电池管理系统在拓扑结构上采用集散式的检测方法,即每箱电池都配备检模块,将各模块所检测的相关电池数据通过内部总线传送给主控模块,再由主模块对整体数据进行分析和存储,并由CAN总线发送给电动公交各车载装置。 本论文首先比较了现有的几种电动汽车常用的电压测量方法,然后提出了电池管理系统中的串联电池组电压测量方法的整体设计方案。即采集各个电池单体的基本信息到BMS控制芯片(单片机MC9S12D64)中进行处理计算,从而得出电池工作状态等信息。 介绍了CAN总线与电动汽车中心控制器进行通信,实现整车的控制。在硬件设计中详细介绍了小系统的设计,电压采集系统的设计,CAN通信接口电路的设计,以及抗干扰等方面的电路设计。并介绍了一些重要器件的选择与参数确定。软件实现方面,着重讲述了检测板电压检测的的功能模块,最后对电池管理系统的进一步发展给出了一些展望。 目前,本课题的研究在理论和实践中都取得了很大的进展,在经过大量的软硬件调试与改进的基础上,该方法已经实现了良好、可靠的运行,取得了很好的效果,为下一阶段的准备打下了很好的基础。

    标签: 串联电池组 电压测量 法的研究

    上传时间: 2013-06-01

    上传用户:F0717007

  • 基于DSP2812的混合动力车用电机控制系统的研究.rar

    随着全球汽车保有量的与日俱增,能源危机和环境污染正逐渐成为制约世界汽车工业发展的瓶颈。而新兴的混合动力汽车(HEV)在节能和排放上的优越性正逐步体现出来。由于采用“油、电”配合的方式来驱动车体,其所搭载电动机及其驱动控制系统的研究则成为混合动力汽车研发中的关键技术之一,它直接决定着整车的动力性,燃油经济性和排放指标。 论文首先比较了常见的几种电动汽车的性能,概括了混合动力汽车的优点,介绍了混合动力汽车电机及其控制系统技术的发展现状;其次探讨了几种常用交流电动机的性能优劣,由于永磁同步电机具有高效、高功率密度以及良好的调速性能,本文混合动力汽车传动系统选用永磁同步电机;根据混合动力汽车所搭载电动机在功率和扭矩上的要求以及永磁同步电机在结构上的特点,选取了发动机电机系统的结构布置形式;论文建立了永磁同步电动机的数学模型,分析了永磁同步电动机矢量控制的原理;设计了基于TMS320F2812DSP的永磁同步电动机矢量控制系统,详细阐述了功率驱动电路,速度及位置检测电路,电流反馈及过流保护电路,CAN通讯模块等系统中重要的组成单元;软件采用模块化的结构,阐述了关键子程序如电流采集、位置检测程序和SVPWM产生子程序。 最后,搭建了实验平台,对硬件进行了调试和修改,通过样机及系统台架试验,取得了大量的实验数据,检验了所设计样机的特性,发现其制作过程中的不足,并实现了电机控制系统的闭环控制,从而达到了对混合动力汽车用永磁同步电动机控制系统的探索与研究的目的。

    标签: 2812 DSP 混合动力

    上传时间: 2013-05-23

    上传用户:kkchan200

  • 汽车底盘测功机测控系统的研究.rar

    随着科学技术的发展,汽车结构不断完善,人们对汽车的性能更加关注。汽车本身是一个复杂的系统,在使用过程中,随着行驶里程的增加和使用时间的延续,汽车技术状况可能不断恶化,需要定期进行检测。汽车底盘测功机是一种不解体检验汽车性能的检测设备,采用现代电测和计算机技术,模拟汽车在各种路面行驶阻力,使汽车的道路试验项目移至室内进行,减少室外环境变化对测试的影响,能够很好的改善试验人员的试验环境和提高测试精度。 本文首先介绍了汽车底盘测功机的发展历史和研究现状,阐明了研究汽车底盘测功机测控系统的目的和意义,给出了汽车底盘测功机的结构和工作原理,在详细分析汽车道路上和底盘测功机上运行受力情况的基础上,建立了测功机电模拟模型。采用电模拟阻力加载装置,不仅省去了繁琐的惯性飞轮装置,简化了底盘测功机的结构,而且实现了惯性阻力的无级模拟。在系统硬件上,设计了转速转矩信号的采集电路和前端信号处理电路,提高了采集数据的准确性,保证系统的精度,并给出了励磁控制电路的设计与实现。在通讯上,设计CAN和USB互相转化的接口电路,不仅实现上下位机之间的通讯,而且还突破了传统底盘测功机上下位机通讯速率慢的瓶颈。在控制策略上,采用积分分离PID算法,实现转速、励磁电流和转矩、励磁电流的两个双闭环控制器,满足了汽车底盘测功机不同运行状况的需求。在软件上,采用模块化编程的思想,从而增强了程序的可移植性和灵活性。最后,构建了实验平台,对系统进行了实验研究,实验结果表明:系统能满足汽车性能测试的要求。

    标签: 汽车底盘 测功 测控系统

    上传时间: 2013-06-12

    上传用户:问题问题

  • 串联锂离子电池组均衡电路的研究.rar

    随着锂电池技术的发展和节能环保概念的普及,大容量锂离子电池在大功率场合的应用前景也越来越广阔,比如电动汽车、电动自行车、混合动力汽车、太阳能发电系统等新能源以及航空航天领域。 但是锂离子电池组串联使用时容量不均衡的问题大大限制其广泛应用,加入均衡电路是有效的解决方法。尤其是对于大容量的锂电池组,价格昂贵,更是需要有效可靠的均衡电路与均衡策略。可以说,要实现大容量锂离子电池在大功率场合的广泛应用,电池单体的有效均衡是目前的技术瓶颈之一。因此深入研究锂离子电池组均衡电路的关键问题很有意义。 本文主要研究了以下几个方面的内容: 1.总结和比较了现在均衡电路的研究现状,包括均衡拓扑和控制策略。 2.结合均衡电路的需要,对锂电池的特性做了详细的测试和深入的研究,得出了对均衡有指导意义的结论。 3.介绍了本课题所采用的锂离子电池组均衡电路的工作原理和设计流程,并给出了具体电路和参数设计的结果。 4.基于锂离子电池的特性,提出了新颖的过均衡加滞环控制的方案。最后,给出了实验和仿真结果,验证了方案的可行性。 5.基于本文的研究工作对串联锂离子电池的均衡做了一些总结和展望。

    标签: 串联 锂离子电池组 均衡电路

    上传时间: 2013-06-11

    上传用户:liuchee

  • USB20设备控制器IP核的设计与FPGA验证.rar

    随着计算机及其外围设备的发展,传统的并行接口和串行接口在灵活性和接口扩展等方面存在的缺陷愈来愈不可回避,并逐渐成为计算机通信的瓶颈。在这种情况下,通用串行总线(Universal Serial Bus,USB)诞生了。USB由于具有传输速率高、价格便宜、使用方便、灵活性高、支持热插拔、接口标准化和易于扩展等优点,目前已经成为计算机外设接口的主流技术,在计算机外围设备和消费类电子领域正获得越来越多的应用。 @@ 本文基于USB2.0协议规范,设计了一款支持高速和全速传输的USB2.0设备控制器IP核。文中着重介绍了这款设备控制器IP核的设计和FPGA验证工作,详细研究并分析了USB2.0规范,根据规范提出了一种USB2.0设备控制器整体构架方案,描述了各个功能子模块硬件电路的功能及实现。从可重用的角度出发,对设备控制器模块进行优化设计,增加多个灵活的配置选项,根据不同的应用对硬件进行配置,使其在满足要求的情况下去除冗余电路,以减少占用面积和功耗,从而使其灵活地应用于各种USB系统。本文还研究了IP核的验证方法,并对所设计的USB2.0设备控制器建立了功能完备的ModelSim仿真验证环境,搭建了FPGA硬件验证平台,设计了具有AHB接口的设备控制器和带有8051的设备控制器,并分别在FPGA平台上进行了功能验证。 @@ 本文所设计的USB2.0设备控制器IP核可配置性高,使用者可以自由配置所需端点的个数以及每个端点类型等,可以集成于多种USB系统中,适于各类USB设备的开发。本课题所取得的成果为USB2.0设备类的研究和开发积累了经验,并为后来实验室某项目测试芯片的USB数据采集提供了参考方案,也为未来USB3.0接口IP核的开发和应用奠定了基础。 @@关键词USB2.0控制器;IP核;FPGA;验证

    标签: FPGA USB 20

    上传时间: 2013-06-30

    上传用户:nanfeicui

  • 基于FPGA的软件无线电数字接收机的研究.rar

    在现代电子系统中,数字化已经成为发展的必然趋势,接收机数字化是电子系统数字化中的一项重要内容,对数字化接收机的研究具有重要的意义。随着数字化理论和微电子技术的迅速发展,高速的中频数字化接收机的实现已经成为可能。本文研究了一种基于FPGA的软件无线电数字接收平台的设计,并着重研究了其中数字中频处理单元的设计和实现。FPGA器件具有设计灵活、开发周期短和开发成本低等优点,所以广泛应用于各种通信系统中。相比于传统的DSP串行结构,FPGA能够进行流水线性设计,对数据进行并行处理,所以FPGA在进行数据量大,要求实时处理的系统设计时有很大的优势。 本文首先首先分析了软件无线电当前的发展趋势及技术现状,针对存在的处理速度跟不上的DSP瓶颈问题,提出了中频软件无线电的FPGA实现方案。本文以FPGA实现为重点,在深入分析软件无线电相关理论的基础上,着重研究和完成了中频软件无线电数字接收平台两大模块的FPGA实现:数字下变频相关模块和数字调制解调模块。其中,在深入研究数字下变频实现结构的基础上,首先对数字下变频模块的数控振荡器(NCO)采用了直接频率合成技术(DDS)实现,其频率分辨率高,灵活,易于实现;高效抽取滤波器组由积分梳状滤波器(CIC),半带滤波器(HB),FIR滤波器组成。对积分梳状滤波器(CIC)本文采用了Hogenaur“剪除”理论对内部寄存器的位宽进行改进,极大地节约了资源,提高了运行速率。对FIR滤波器和半带滤波器采用了(DA)分布式算法,它的运行速度只与数据的宽度有关,只有加减法运算和二进制除法,既缩减了系统资源又大大节省了运算时间,实现了高效的实时处理。对数字调制解调模块,重点研究和完成了2ASK和2FSK的调制解调的FPGA实现,模块有很好的通用性,能方便地移植到其它的系统中。在文章的最后还对整个系统进行了Matlab仿真,验证了系统设计思想的正确性。在系统各个关键模块的设计过程中,都是先依据一定的设计指标进行verilog编程,然后再在Quartus软件中编译,时序仿真测试,并与Matlab仿真结果进行对比,验证设计的正确性。

    标签: FPGA 软件无线电 数字接收机

    上传时间: 2013-05-18

    上传用户:450976175

  • 基于FPGA的小型CPU中通信协议的研究及IPCore的开发.rar

    FPGA作为新一代集成电路的出现,引起了数字电路设计的巨大变革。随着FPGA工艺的不断更新与改善,越来越多的用户与设计公司开始使用FPGA进行系统开发,因此,PFAG的市场需求也越来越高,从而使得FPGA的集成电路板的工艺发展也越来越先进,在如此良性循环下,不久的将来,FPGA可以主领集成电路设计领域。正是由于FPGA有着如此巨大的发展前景与市场吸引力,因此,本文采用FPGA作为电路设计的首选。 @@ 随着FPGA的开发技术日趋简单化、软件化,从面向硬件语言的VHDL、VerilogHDL设计语言,到现在面向对象的System Verilog、SystemC设计语言,硬件设计语言开始向高级语言发展。作为一个软件设计人员,会很容易接受面向对象的语言。现在软件的设计中,算法处理的瓶颈就是速度的问题,如果采用专用的硬件电路,可以解决这个问题,本文在第一章第二节详细介绍了软硬结合的开发优势。另外,在第一章中还介绍了知识产权核心(IP Core)的发展与前景,特别是IP Core中软核的设计与开发,许多FGPA的开发公司开始争夺软核的开发市场。 @@ 数字电路设计中最长遇到的就是通信的问题,而每一种通信方式都有自己的协议规范。在CPU的设计中,由于需要高速的处理速度,因此其内部都是用并行总线进行通信,但是由于集成电路资源的问题,不可能所有的外部设备都要用并行总线进行通信,因此其外部通信就需要进行串行传输。又因为需要连接的外部设备的不同,因此就需要使用不同的串行通信接口。本文主要介绍了小型CPU中常用的三种通信协议,那就是SPI、I2C、UART。除了分别论述了各自的通信原理外,本文还特别介绍了一个小型CPU的内部构造,以及这三个通信协议在CPU中所处的位置。 @@ 在硬件的设计开发中,由于集成电路本身的特殊性,其开发流程也相对的复杂。本文由于篇幅的问题,只对总的开发流程作了简要的介绍,并且将其中最复杂但是又很重要的静态时序分析进行了详细的论述。在通信协议的开发中,需要注意接口的设计、时序的分析、验证环境的搭建等,因此,本文以SPI数据通信协议的设计作为一个开发范例,从协议功能的研究到最后的验证测试,将FPGA 的开发流程与关键技术等以实例的方式进行了详细的论述。在SPI通信协议的开发中,不仅对协议进行了详细的功能分析,而且对架构中的每个模块的设计都进行了详细的论述。@@关键词:FPGA;SPI;I2C;UART;静态时序分析;验证环境

    标签: IPCore FPGA CPU

    上传时间: 2013-04-24

    上传用户:vvbvvb123

  • 基于JTAG和FPGA的嵌入式SOC验证系统研究与设计.rar

    随着半导体制造技术不断的进步,SOC(System On a Chip)是未来IC产业技术研究关注的重点。由于SOC设计的日趋复杂化,芯片的面积增大,芯片功能复杂程度增大,其设计验证工作也愈加繁琐。复杂ASIC设计功能验证已经成为整个设计中最大的瓶颈。 使用FPGA系统对ASIC设计进行功能验证,就是利用FPGA器件实现用户待验证的IC设计。利用测试向量或通过真实目标系统产生激励,验证和测试芯片的逻辑功能。通过使用FPGA系统,可在ASIC设计的早期,验证芯片设计功能,支持硬件、软件及整个系统的并行开发,并能检查硬件和软件兼容性,同时还可在目标系统中同时测试系统中运行的实际软件。FPGA仿真的突出优点是速度快,能够实时仿真用户设计所需的对各种输入激励。由于一些SOC验证需要处理大量实时数据,而FPGA作为硬件系统,突出优点是速度快,实时性好。可以将SOC软件调试系统的开发和ASIC的开发同时进行。 此设计以ALTERA公司的FPGA为主体来构建验证系统硬件平台,在FPGA中通过加入嵌入式软核处理器NIOS II和定制的JTAG(Joint Test ActionGroup)逻辑来构建与PC的调试验证数据链路,并采用定制的JTAG逻辑产生测试向量,通过JTAG控制SOC目标系统,达到对SOC内部和其他IP(IntellectualProperty)的在线测试与验证。同时,该验证平台还可以支持SOC目标系统后续软件的开发和调试。 本文介绍了芯片验证系统,包括系统的性能、组成、功能以及系统的工作原理;搭建了基于JTAG和FPGA的嵌入式SOC验证系统的硬件平台,提出了验证系统的总体设计方案,重点对验证系统的数据链路的实现进行了阐述;详细研究了嵌入式软核处理器NIOS II系统,并将定制的JTAG逻辑与处理器NIOS II相结合,构建出调试与验证数据链路;根据芯片验证的要求,设计出软核处理器NIOS II系统与PC建立数据链路的软件系统,并完成芯片在线测试与验证。 本课题的整体任务主要是利用FPGA和定制的JTAG扫描链技术,完成对国产某型DSP芯片的验证与测试,研究如何构建一种通用的SOC芯片验证平台,解决SOC验证系统的可重用性和验证数据发送、传输、采集的实时性、准确性、可测性问题。本文在SOC验证系统在芯片验证与测试应用研究领域,有较高的理论和实践研究价值。

    标签: JTAG FPGA SOC

    上传时间: 2013-05-25

    上传用户:ccsp11

  • 基于FPGA的快速路由查找算法研究及实现.rar

    现代通信朝着全网IP化的进程逐步发展,越来越多的通信需要IP路由查找;同时光纤技术的发展,使得比特速率达到了20Gbps,路由技术成了整个通信系统的瓶颈,迫切需要一种具有高查找性能,低成本的路由算法,能够适应大规模应用。 本文研究了一种高性能、低成本的路由算法。在四分支并行路由查找算法的基础上,实现了双分支并行,每个分支流水查找的16-8-8路由算法。该算法由三级表构成,长度小于16的前缀通过扩展成为长度16的前缀存储在第一级表中;长度小于24位的前缀通过扩展成为长度24的前缀存储在前两级表中;长度大于24的前缀则通过专门的存储空间进行存储。将IP路由的二维查找转化为一维精确查找,每次查找最多访问存储器3次,就可以查得下一跳的路由信息。使用Verilog语言实现了本文提出的算法,并对算法进行了功能仿真。为了实现低成本,该算法采用了FPGA和SSRAM的硬件结构实现。 功能仿真表明本文设计的算法查找速度能适应20Gbps的接口转发速率。

    标签: FPGA 路由 查找算法

    上传时间: 2013-04-24

    上传用户:金宜