虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

焊线技术

  • 异步电机参数离线自整定及参数辨识研究.rar

    本文以异步电机参数离线自整定及参数在线辨识为对象,从理论分析,算法提出,仿真证明和实验验证四部分进行了深入研究。 异步电机参数离线自整定及参数在线辨识技术的研究,为异步电机控制性能的不断提高提供了保障,以使更好,更精确的控制方式能够应用到工程实际中去。 由于在工程中使用的电机和变频器不一定能够匹配,而需要在电机运行之前由专业的工程师对变频器作重新设置,此过程复杂,耽误时间而且需要专业人员操作。 本文提出一套异步电机参数离线自整定算法,使用C语言编程,并在一台2.2KW电机的硬件实验平台上验证了该算法,实现了电机在运行之前,变频器自动测试出电机的基本参数,为矢量控制等控制方式提供所需要的电机参数。 电机在运行过程中,由于温度等因素的影响,电机的参数会发生变化,影响电机运行的稳定性,所以要对电机参数做在线辨识。本文对异步电机参数在线辨识作了理论分析和方法总结,为下一步工作打下基础。 算法的实现需要相应的硬件实验平台,本文对硬件实验平台作了详细介绍,包括主电路的设计、IGBT的驱动保护电路设计、DSP数字控制器的设计。 本文还对文中提出的实验方法作了MATLAB/Simulink仿真,验证了该方法的可行性,对实验有指导意义。

    标签: 异步电机 参数 参数辨识

    上传时间: 2013-04-24

    上传用户:541657925

  • 大容量并联电力有源滤波器性能改善控制技术研究.rar

    随着对电能应用高效率的要求,基于电力电子技术的非线性负载等开关设备的应用越来越普遍,这些开关设备造成的谐波成分对电网的污染也越来越严重。这些谐波会影响其它电气设备的正常工作,危及电网安全。电力有源滤波器由于能对频率和幅值都变化的谐波进行跟踪补偿,得到了广泛的研究。 本文是在课题组380V、260kVA纯有源电力滤波器项目方案的论证阶段,为提高大容量单台纯有源滤波器的效率和动、稳态性能而做的分析、设计和仿真验证工作。论文首先介绍了通过LCL滤波器与电网相连的并联电力有源滤波器的主电路结构,进而分析了这种主电路结构在大容量和低开关频率场合对开关纹波衰减的优势。通过比较PI控制和状态反馈控制,选取全状态反馈来达到对系统的稳定控制。 将电网处理为扰动输入,对LCL主电路在静止abc坐标系中进行了建模,然后选取系统闭环期望极点设计了控制系统。为消除电网这个外部输入对指令电流跟踪的影响,引入了电压前馈,并从理论上推导了前馈的具体关系式。之后引入了观测器,并把对电网输入的建模考虑进了观测器,消除了电网输入对状态估计和补偿输出造成的偏差。在电力有源滤波器实际安装时,电网进线和变压器的电感是不确定的,其会加在LCL的网侧电感上,从而使对系统基于状态空间的建模产生偏差,因此文章研究了所设计的控制器对LCL网侧电感变化的适应性。为保证电力有源滤波器的稳态指标,对状态反馈后的系统设计了重复控制器。 最后,基于设计的控制器在MATLAB/Simulink环境下建立了对1MW不控整流负载进行补偿的电力有源滤波器系统模型,进行了仿真;并对动静态性能进行了分析,验证了设计和理论分析的正确性。

    标签: 大容量 并联 电力

    上传时间: 2013-06-20

    上传用户:哇哇哇哇哇

  • 场效应晶体管逆变式氩弧焊机的研制

    为了满足市场需要,研制了+,%-#’" 直流脉冲氩弧焊机,并对该焊机的电路组成及工作原理进行了介绍,对./0 脉宽调制技术做了较详细的分析。实践表明,该焊机满足设计要求,具有体积小、质量轻、高效节能等

    标签: 场效应晶体管 逆变式 氩弧焊机

    上传时间: 2013-04-24

    上传用户:zhengxueliang

  • FPGA技术在全数字化超声诊断仪中的应用研究

    数字超声诊断设备在临床诊断中应用十分广泛,研制全数字化的医疗仪器已成为趋势。尽管很多超声成像仪器设计制造中使用了数字化技术,但是我们可以说现代VLSI 和EDA 技术在其中并没有得到充分有效的应用。随着现代电子信息技术的发展,PLD 在很多与B 型超声成像或多普勒超声成像有关的领域都得到了较好的应用,例如数字通信和相控雷达领域。 在研究现代超声成像原理的基础上,我们首先介绍了常见的数字超声成像仪器的基本结构和模块功能,同时也介绍了现代FPGA 和EDA 技术。随后我们详细分析讨论了B 超中,全数字化波束合成器的关键技术和实现手段。我们设计实现了片内高速异步FIFO 以降低采样率,仿真结果表明资源使用合理且访问时间很小。正交检波方法既能给出灰度超声成像所需要的回波的幅值信息,也能给出多普勒超声成像所需要的回波的相移信息。我们设计实现了基于直接数字频率合成原理的数控振荡器,能够给出一对幅值和相位较平衡的正交信号,且在FPGA 片内实现方案简单廉价。数控振荡器输出波形的频率可动态控制且精度较高,对于随着超声在人体组织深度上的穿透衰减,导致回波中心频率下移的声学物理现象,可视作将回波接收机的中心频率同步动态变化进行补偿。 还设计实现了B 型数字超声诊断仪前端发射波束聚焦和扫描控制子系统。在单片FPGA 芯片内部设计实现了聚焦延时、脉宽和重复频率可动态控制的发射驱动脉冲产生器、线扫控制、探头激励控制、功能码存储等功能模块,功能仿真和时序分析结果表明该子系统为设计实现高速度、高精度、高集成度的全数字化超声诊断设备打下了良好的基础,将加快其研发和制造进程,为生物医学电子、医疗设备和超声诊断等方面带来新思路。

    标签: FPGA 全数字 中的应用 超声诊断仪

    上传时间: 2013-06-18

    上传用户:hfmm633

  • CATIA V5软件环境下客车车身数字化设计技术

    分析三维数字化设计技术在客车车身开发中的重要作用, 研究客车车身三维数字化设计的方法, 并以某客车车身设计为例阐述在CA T IA V 5 环境下由外形轮廓线构造客车表面模型的造型设计方法,

    标签: CATIA 软件环境 客车车身 数字化

    上传时间: 2013-06-17

    上传用户:dong

  • 线阵CCD传感器检测铁路轨道不平顺状态

    介绍一种利用光电技术动态检测轨道不平顺的方法,装置安装在运营机车上,由线阵CCD传感器、红外线光源、轨道检测单元板、数据转储器和地面微机处理系统等部分组成。阐述了直接测量法原理、硬件电路、浮动二值化以

    标签: CCD 线阵 传感器 检测

    上传时间: 2013-05-23

    上传用户:1966640071

  • 基于ARM的10kV配电网控制与保护技术研究

    深入研究了我国10kV配电网特点和馈线自动化技术,设计了以基于FTU和电力线载波通信的集中式保护为主、基于FTU的重合闸保护为辅的馈线自动化方案,不论通信是否正常,都能实现线路故障区段的自动隔离和非故障区段的供电恢复,设计并制作了基于ARM的馈线自动化终端硬件,实现了FTU主要的软件功能,并对FTU所处恶劣环境中几种典型的干扰的产生机理和频谱特性进行了分析,在硬件和软件方面采取了必要的抗干扰措施来提高FTU的可靠性,最后在实验室和10kV现场进行了实验和测试,结果表明所研制的FTU达到了预期的要求。

    标签: ARM 10 kV 配电网

    上传时间: 2013-05-25

    上传用户:上善若水

  • 基于ARM与FPGA的高速数据采集技术研究

    本文研究基于ARM与FPGA的高速数据采集系统技术。论文完成了ARM+FPGA结构的共享存储器结构设计,实现了ARMLinux系统的软件设计,包括触摸屏控制、LCD显示、正弦插值算法设计以及各种显示算法设计等。同时进行了信号的高速采集和处理的实际测试,对实验测试数据进行了分析。 论文分别从软件和硬件两方面入手,阐述了基于ARM处理器和FPGA芯片的高速数据采集的硬件系统设计方法,以及基于ARMLinux操作系统的设备驱动程序设计和应用程序设计。 硬件方面,在FPGA平台上,我们首先利用乒乓操作的方式将一路高速数据信号转换成频率为原来频率1/4的4路低速数据信号,再将这四路数据分别存储到4个FIFO中,然后再对这4个FIFO中的数据拼接并存储在FPGA片上的双端口双时钟RAM中,最后将FPGA的双端口双时钟RAM挂载到ARM系统的总线上,实现了ARM和FPGA共享存储器的系统结构,使ARM处理器可以直接读取这个双端口双时钟的RAM中的数据,从而大大提高了数据采集与处理的效率。在采样频率控制电路设计方面,我们通过使FIFO的数据存储时钟降低为标准状态下的1/n实现数据采集频率降为标准状态的1/n,从而实现了由FPGA控制的可变频率的数据采集系统。 软件方面,为了更有效地管理和拓展系统功能,我们移植了ARMLinux操作系统,并在S3C2410平台上设计实现了基于Linux操作系统的触摸屏驱动程序设计、LCD驱动程序移植、自定义的FPGA模块驱动程序设计、LCD显示程序设计、多线程的应用程序设计。应用程序能够控制FPGA数据采集系统工作。 在前端采样频率为125MHz情况下,系统可以正常工作。能够实现对频率在5MHz以下的信号波形的直接显示;对5MHz至40MHz的信号,使用正弦插值算法进行处理,显示效果良好。同时这种硬件结构可扩展性强,可以在此基础上实现8路甚至16路缓冲的系统结构,可以使系统支持更高的采样频率。

    标签: FPGA ARM 高速数据 采集

    上传时间: 2013-07-04

    上传用户:林鱼2016

  • 时钟分相技术应用

    摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高的要求, 迫使我们集中更多的注意力在更高频率、 更高精度的时钟设计上面。但随着系统时钟频率的升高。我们的系统设计将面临一系列的问 题。 1) 时钟的快速电平切换将给电路带来的串扰(Crosstalk) 和其他的噪声。 2) 高速的时钟对电路板的设计提出了更高的要求: 我们应引入传输线(T ransm ission L ine) 模型, 并在信号的匹配上有更多的考虑。 3) 在系统时钟高于100MHz 的情况下, 应使用高速芯片来达到所需的速度, 如ECL 芯 片, 但这种芯片一般功耗很大, 再加上匹配电阻增加的功耗, 使整个系统所需要的电流增大, 发 热量增多, 对系统的稳定性和集成度有不利的影响。 4) 高频时钟相应的电磁辐射(EM I) 比较严重。 所以在高速数字系统设计中对高频时钟信号的处理应格外慎重, 尽量减少电路中高频信 号的成分, 这里介绍一种很好的解决方法, 即利用时钟分相技术, 以低频的时钟实现高频的处 理。 1 时钟分相技术 我们知道, 时钟信号的一个周期按相位来分, 可以分为360°。所谓时钟分相技术, 就是把 时钟周期的多个相位都加以利用, 以达到更高的时间分辨。在通常的设计中, 我们只用到时钟 的上升沿(0 相位) , 如果把时钟的下降沿(180°相位) 也加以利用, 系统的时间分辨能力就可以 提高一倍(如图1a 所示)。同理, 将时钟分为4 个相位(0°、90°、180°和270°) , 系统的时间分辨就 可以提高为原来的4 倍(如图1b 所示)。 以前也有人尝试过用专门的延迟线或逻辑门延时来达到时钟分相的目的。用这种方法产生的相位差不够准确, 而且引起的时间偏移(Skew ) 和抖动 (J itters) 比较大, 无法实现高精度的时间分辨。 近年来半导体技术的发展, 使高质量的分相功能在一 片芯片内实现成为可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能优异的时钟 芯片。这些芯片的出现, 大大促进了时钟分相技术在实际电 路中的应用。我们在这方面作了一些尝试性的工作: 要获得 良好的时间性能, 必须确保分相时钟的Skew 和J itters 都 比较小。因此在我们的设计中, 通常用一个低频、高精度的 晶体作为时钟源, 将这个低频时钟通过一个锁相环(PLL ) , 获得一个较高频率的、比较纯净的时钟, 对这个时钟进行分相, 就可获得高稳定、低抖动的分 相时钟。 这部分电路在实际运用中获得了很好的效果。下面以应用的实例加以说明。2 应用实例 2. 1 应用在接入网中 在通讯系统中, 由于要减少传输 上的硬件开销, 一般以串行模式传输 图3 时钟分为4 个相位 数据, 与其同步的时钟信号并不传输。 但本地接收到数据时, 为了准确地获取 数据, 必须得到数据时钟, 即要获取与数 据同步的时钟信号。在接入网中, 数据传 输的结构如图2 所示。 数据以68MBös 的速率传输, 即每 个bit 占有14. 7ns 的宽度, 在每个数据 帧的开头有一个用于同步检测的头部信息。我们要找到与它同步性好的时钟信号, 一般时间 分辨应该达到1ö4 的时钟周期。即14. 7ö 4≈ 3. 7ns, 这就是说, 系统时钟频率应在300MHz 以 上, 在这种频率下, 我们必须使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型门延迟为340p s) , 如前所述, 这样对整个系统设计带来很多的困扰。 我们在这里使用锁相环和时钟分相技术, 将一个16MHz 晶振作为时钟源, 经过锁相环 89429 升频得到68MHz 的时钟, 再经过分相芯片AMCCS4405 分成4 个相位, 如图3 所示。 我们只要从4 个相位的68MHz 时钟中选择出与数据同步性最好的一个。选择的依据是: 在每个数据帧的头部(HEAD) 都有一个8bit 的KWD (KeyWord) (如图1 所示) , 我们分别用 这4 个相位的时钟去锁存数据, 如果经某个时钟锁存后的数据在这个指定位置最先检测出这 个KWD, 就认为下一相位的时钟与数据的同步性最好(相关)。 根据这个判别原理, 我们设计了图4 所示的时钟分相选择电路。 在板上通过锁相环89429 和分相芯片S4405 获得我们所要的68MHz 4 相时钟: 用这4 个 时钟分别将输入数据进行移位, 将移位的数据与KWD 作比较, 若至少有7bit 符合, 则认为检 出了KWD。将4 路相关器的结果经过优先判选控制逻辑, 即可输出同步性最好的时钟。这里, 我们运用AMCC 公司生产的 S4405 芯片, 对68MHz 的时钟进行了4 分 相, 成功地实现了同步时钟的获取, 这部分 电路目前已实际地应用在某通讯系统的接 入网中。 2. 2 高速数据采集系统中的应用 高速、高精度的模拟- 数字变换 (ADC) 一直是高速数据采集系统的关键部 分。高速的ADC 价格昂贵, 而且系统设计 难度很高。以前就有人考虑使用多个低速 图5 分相技术应用于采集系统 ADC 和时钟分相, 用以替代高速的ADC, 但由 于时钟分相电路产生的相位不准确, 时钟的 J itters 和Skew 比较大(如前述) , 容易产生较 大的孔径晃动(Aperture J itters) , 无法达到很 好的时间分辨。 现在使用时钟分相芯片, 我们可以把分相 技术应用在高速数据采集系统中: 以4 分相后 图6 分相技术提高系统的数据采集率 的80MHz 采样时钟分别作为ADC 的 转换时钟, 对模拟信号进行采样, 如图5 所示。 在每一采集通道中, 输入信号经过 缓冲、调理, 送入ADC 进行模数转换, 采集到的数据写入存储器(M EM )。各个 采集通道采集的是同一信号, 不过采样 点依次相差90°相位。通过存储器中的数 据重组, 可以使系统时钟为80MHz 的采 集系统达到320MHz 数据采集率(如图6 所示)。 3 总结 灵活地运用时钟分相技术, 可以有效地用低频时钟实现相当于高频时钟的时间性能, 并 避免了高速数字电路设计中一些问题, 降低了系统设计的难度。

    标签: 时钟 分相 技术应用

    上传时间: 2013-12-17

    上传用户:xg262122

  • pcb_layout_的指导思想与基本走线要求

    pcb layout时,可以参照这些资料,介绍PCB布线以及画PCB时的一些常用规则,画出一块优质的PCB,当然,按照实际需要,也可以自由变通这是一个完整的PCB Layout设计规则,文章从元器件的布局到元件排列,再到导线布线,以及线宽及间距这些,还有的是焊盘,都做了详细的分析以下是详细内容:

    标签: pcb_layout 走线

    上传时间: 2013-10-28

    上传用户:xyipie