虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

波形优化

  • 一种在FPGA上实现的FIR滤波器的资源优化算法

    在数字滤波器中,FIR滤波器是一种结构简单且总是稳定的滤波器,同时也只有FIR滤波器拥有线性相位的特性。传统的直接型滤波器运算速度过慢,而改进型的DA结构的滤波器需要过高的芯片面积消耗大量的逻辑资源很难达到运算速度以及逻辑资源节约的整体优化。本文提出了一种基于RAG算法的FIR滤波器,与传统的基于DA算法的滤波器结构的滤波器相比,RAG算法简化了FIR滤波器乘法模块的结构,减少了逻辑资源的消耗和硬件实现面积,提高了计算速度。本文设计的16阶FIR滤波器用VerilogHDL进行描述,并综合到Altera公司的CycloneⅡ系列FPGA中。仿真实验表明基于RAG算法的FIR滤波器达到了逻辑资源的节约和运算速度的提高的整体优化效果。

    标签: FPGA FIR 滤波器 优化算法

    上传时间: 2014-12-28

    上传用户:feilinhan

  • FPGA功耗优化

    FPGA功耗优化

    标签: FPGA 功耗优化

    上传时间: 2014-12-28

    上传用户:2218870695

  • Altera_CPLD的资源优化

    04_Altera_CPLD的资源优化

    标签: Altera_CPLD 资源

    上传时间: 2013-11-16

    上传用户:wtrl

  • Altera_FPGA的资源优化

    03_Altera_FPGA的资源优化

    标签: Altera_FPGA 资源

    上传时间: 2013-11-21

    上传用户:dumplin9

  • Quartus II时序优化策略

    02_Quartus II时序优化策

    标签: Quartus 时序 策略

    上传时间: 2013-10-15

    上传用户:ljd123456

  • 基于FPGA的DDS波形信号发生器的设计

    设计采用Altera公司CycloneII系列EP2C5Q208作为核心器件,采用直接数字频率合成技术实现了一个频率、相位可控的基本信号发生器。该信号发生器可以产生正弦波、方波、三角波和锯齿波四种波形。仿真及硬件验证的结果表明,该信号发生器精度高,抗干扰性好,此设计方案具有一定的实用性。

    标签: FPGA DDS 波形 信号发生器

    上传时间: 2013-11-10

    上传用户:农药锋6

  • 高级FPGA设计 结构、实现和优化

      高级FPGA设计结构、实现和优化   作者:(美)克里兹著,孟宪元译;出版社:机械工程出版社   学FPGA不一定需要开发板,自己学会modelsim仿真、写testbench,用PC机仿真就能有不少长进。这些都看完,剩下的就靠做项目自己领悟,再加上高手指点。   《高级FPGA设计:结构、实现也优化》以FPGA设计为主题,覆盖了实践过程中最可能遇到的深层次问题,并提供了经验指导。在某些方面,《高级FPGA设计:结构、实现也优化》能够取代有限的工业经历,免去读者学习的困难。这种先进的、实用的方法,成为此书的特色。

    标签: FPGA

    上传时间: 2013-11-01

    上传用户:zhaiyanzhong

  • 基于SOPC的任意波形发生器

    一种基于SOPC的任意波形发生器的构建方法

    标签: SOPC 任意波形发生器

    上传时间: 2013-10-31

    上传用户:Aeray

  • 基于FPGA的传统DDS方法优化设计

    基于FPGA的传统DDS方法优化设计

    标签: FPGA DDS 优化设计

    上传时间: 2014-12-28

    上传用户:lmeeworm

  • 基于DDS的多波形信号发生器设计

    基于DDS的多波形信号发生器设计

    标签: DDS 多波形 信号发生器

    上传时间: 2013-11-08

    上传用户:kqc13037348641