这个源代码是由专业人士编的,其作用是点亮数码管,检验开发板的好坏!
标签: 数码管 开发板 源代码
上传时间: 2013-08-07
上传用户:lalaruby
基于FPGA的7279键盘数码管驱动,硬件实测,完美运行
标签: FPGA 7279 键盘 数码管
上传时间: 2013-08-10
上传用户:dudu1210004
CPLD VHDL 数码管程序 流水灯程序 时钟程序CPLD VHDL 数码管程序 流水灯程序 时钟程序
标签: CPLD VHDL 数码管 程序
上传时间: 2013-08-11
上传用户:huang111
Altera_FPGA管脚弱上拉电阻的软件设置方法
标签: Altera_FPGA 管脚 上拉电阻 软件
上传时间: 2013-08-13
上传用户:hj_18
有关FPGA芯片的管脚的封装的一些资料。
标签: FPGA 芯片 管脚 封装
上传时间: 2013-08-18
上传用户:dljwq
Altera FPGA配置的特殊管脚说明。
标签: Altera FPGA 管脚
上传时间: 2013-08-27
上传用户:hfnishi
AlteraFPGA的特殊管脚的连接(中文)
标签: Altera FPGA 管脚 连接
上传时间: 2013-09-01
上传用户:xhwst
Xilinx-FPGA器件管脚说明
标签: Xilinx-FPGA 器件 管脚
上传时间: 2013-09-03
上传用户:牛津鞋
FPGA特殊管脚说明
标签: FPGA 管脚
上传时间: 2013-09-04
上传用户:奔跑的雪糕
工作原理:\r\n 脉冲输入,记录30个脉冲的间隔时间(总时间),LED显示出来,牵涉到数码管的轮流点亮,以及LED的码。输入端口一定要用个\r\n74LS14整一下,图上没有。数码管使用共阴数码管。MAXPLUS编译。\r\n测试时将光电门的信号端一块连接到J2口的第三管脚,同时第一管脚为地,应该与光电门的地连接(共地)。\r\n开始测试:\r\n 按下按键,应该可以见到LED被点亮,指示可以开始转动转动惯量盘,等遮光片遮挡30次光电门后,\r\n LED熄灭,数码管有数字显示,此为时间值,单位为秒,与
标签: CPLD LED 控制 数码管
上传时间: 2013-09-05
上传用户:123454