FPGA弹弓无线呼叫系统分发射和接收两大部分。发射部分采用锁相环式频率合成器技术
上传时间: 2016-05-29
上传用户:youmo81
这是锁相环芯片MC145170程序,单片机是用at89s52的
上传时间: 2013-12-18
上传用户:youmo81
用VHDL实现数字频率计,1. 时基产生与测频时序控制电路模块2. 待测信号脉冲计数电路模块3.锁存与译码显示控制电路模块4.顶层电路模块.
上传时间: 2016-06-04
上传用户:ls530720646
简述了V HDL 语言的功能及其特点,并以 8 位串行数字锁设计为例,介绍了在Max + plus Ⅱ10. 2 开发软件下,利用V HDL 硬件描述语言设 计数字逻辑电路的过程和方法。并设计了密码锁
上传时间: 2013-12-23
上传用户:yimoney
数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。经过布线、焊接、调试等工作后数字抢答器成形。
上传时间: 2016-06-10
上传用户:kristycreasy
在总结前人提出的一些锁相环仿真模型的基础上,用Matlab语言构建了一种新的适用于全数字仿真模型。
上传时间: 2016-06-13
上传用户:tuilp1a
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单元就可以达到对时钟操作的目的。 偶数倍分频:偶数倍分频应该是大家都比较熟悉的分频,通过计数器计数是完全可以实现的。如进行N倍偶数分频,那么可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,并给计数器一个复位信号,使得下一个时钟从零开始计数。以此循环下去。这种方法可以实现任意的偶数分频。
上传时间: 2016-06-14
上传用户:wpwpwlxwlx
一阶全数字锁相环VERLOGIC程序代码,调试通过。
上传时间: 2013-12-15
上传用户:caixiaoxu26
介绍了数字锁相环的3种设计方法,并对各自的工作原理做了详细分析。
上传时间: 2014-01-20
上传用户:二驱蚊器
微分器:利用数字锁相环进行位同步信号提取的关键模块
上传时间: 2014-09-10
上传用户:ccclll