虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

模拟锁相环

  • 用一片CPLD实现数字锁相环,用VHDL或V语言.rar

    用一片CPLD实现数字锁相环,用VHDL或V语言

    标签: CPLD VHDL 数字锁相环

    上传时间: 2013-05-27

    上传用户:hewenzhi

  • FPGA内嵌200MHz低噪声锁相环时钟发生器

    FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性;然后讨论并分析了电荷泵锁相环的小信号特性和瞬态特性;并给出了电荷泵锁相环器件参数的计算表达式。其次,研究了环形振荡器和锁相环的相位噪声特性。由于噪声性能是时钟发生器设计中的关键指标,本工作对此进行了较为详细的分析。相位噪声和抖动是衡量时钟信号的两个主要指标。文中从理论上推导了一阶锁相环的噪声特性,并建立了由噪声分析抖动和由抖动分析噪声的解析表达式关系,并讨论了环路低噪声设计的基本原则。在前面讨论和分析的基础上,利用Hynix0.35umCMOS工艺设计了200MHz电荷泵锁相环时钟发生器,并进行了仿真。设计中环形振荡器的延迟单元采用replica偏置结构,把延迟单元输出摆幅限定在确定范围,尾电流源采用cascode结构,增强电路对电源和衬底噪声的抑制作用。通过增加限流管,改善电荷泵中的开关的非理想特性。

    标签: FPGA 200 MHz 内嵌

    上传时间: 2013-04-24

    上传用户:变形金刚

  • 基于FPGA的全数字锁相环的设计

    随着现代集成电路技术的发展,锁相环已经成为集成电路设计中非常重要的一个部分,所以对锁相环的研究具有积极的现实意义。然而传统的锁相环大多是数模混合电路,在工艺上与系统芯片中的数字电路存在兼容问题。因此设计一...

    标签: FPGA 全数字 锁相环

    上传时间: 2013-06-09

    上传用户:mosliu

  • 锁相环频率合成器(Motorola 集成电路应用技术丛书)

    ·锁相环频率合成器(Motorola 集成电路应用技术丛书)

    标签: Motorola nbsp 锁相环 应用技术

    上传时间: 2013-04-24

    上传用户:gxohao

  • 锁相环频率合成器(Motorola 集成电路应用技术丛书)

    ·锁相环频率合成器(Motorola 集成电路应用技术丛书)

    标签: Motorola nbsp 锁相环 应用技术

    上传时间: 2013-05-28

    上传用户:yph853211

  • 基于FPGA实现的一种新型数字锁相环

    基于FPGA实现的一种新型数字锁相环

    标签: FPGA 新型数字 锁相环

    上传时间: 2013-08-07

    上传用户:2467478207

  • 基于FPGA的全数字锁相环设计

    基于FPGA的全数字锁相环设计,内有设计过程和设计思想

    标签: FPGA 全数字 锁相环

    上传时间: 2013-08-13

    上传用户:fqscfqj

  • 基于FPGA设计数字锁相环

    基于FPGA设计数字锁相环,提出了一种由微分超前/滞后型检相器构成数字锁相环的Verilog-HDL建模方案

    标签: FPGA 数字锁相环

    上传时间: 2013-08-19

    上传用户:Huge_Brother

  • 关于数字锁相环的一点东西

    关于数字锁相环的一点东西,可以下来看看\r\n

    标签: 数字锁相环

    上传时间: 2013-08-26

    上传用户:7891

  • 锁相环基本原理

    锁相环

    标签: 锁相环

    上传时间: 2014-12-23

    上传用户:李哈哈哈