能完全模拟DDS芯片的工作,在CPLD的输出引脚后接上相应的D/A转换芯片并接上低通滤波器,将得到非常好的正旋波
上传时间: 2013-08-09
上传用户:3294322651
基于cyclone系列FPGA的模拟幅度调制的VHDL代码
上传时间: 2013-08-12
上传用户:hongmo
本文介绍一种以CPLD[1]为核心、以VHDL[2]为开发工具的时间控制器,该控制器不仅具有时间功能,而且具有定时器功能,能在00:00~23:59之间任意设定开启时间和关闭时间,其设置方便、灵活,广泛应用于路灯、广告灯箱、霓虹灯等处的定时控制。
上传时间: 2013-08-16
上传用户:chenjjer
介绍了Xilinx最新的EDK9.1i和ISE9.1i等工具的设计使用流程
上传时间: 2013-08-16
上传用户:sunjet
实现8通道模拟/数字转换和数字/模拟转换的例子,采用ISA总线控制逻辑.
上传时间: 2013-08-19
上传用户:talenthn
I2C在CPLD上的模拟实现源程序,I2C在CPLD上的模拟实现源程序
上传时间: 2013-08-21
上传用户:CHENKAI
针对高频感应加热电源中用传统的模拟锁相环跟踪频率所存在的问题,提出一种非常适合于高频感应加热的\r\n新型的数字锁相环。使用FPGA 内底层嵌入功能单元中的数字锁相环74HCT297 ,并添加少量的数字电路来实现。最后利\r\n用仿真波形验证该设计的合理性和有效性。整个设计负载范围宽、锁相时间短,现已成功应用于100 kHz/ 30 kW 的感应加\r\n热电源中。
上传时间: 2013-08-22
上传用户:nairui21
附件中资料时模拟时钟方面的信息,可用单片机仿真软件仿真。
上传时间: 2013-08-26
上传用户:marten
通过ISE7.0介绍xilinxFPGA设计工具的使用.
标签: xilinxFPGA ISE 7.0 设计工具
上传时间: 2013-08-28
上传用户:nanshan
I2C在CPLD上的模拟实现源程序,用C语言编写而成
上传时间: 2013-08-30
上传用户:181992417