头文件的编译方法,首先是如何避免头文件的 重复编译,其次是如何进行一些自己喜好的替代变量的定义以及书写习惯等
上传时间: 2013-04-24
上传用户:yoleeson
LCD仿真器是一种电子产品的辅助开发工具。目前LCD(液晶屏)在各种电子产品的使用越来越广泛,开发人员在开发带LCD的产品时会用到各种各样的LCD,这些LCD或是现有的,或是定制,现有的LCD不一定能完全满足设计需要,定制LCD需要时间,需要资金,做好后还有修改的可能性,造成不必要的浪费。传统的做法是用LED(发光管)+驱动电路来仿真LCD,其弊端有四,一、电路复杂,功耗大,100多点的LCD电流将达1A左右。二、图案逼真性差,不直观。三、制作、修改困难,灵活性差。四、通用性不强。 LCD仿真器完全克服了以上存在的问题,她采用软硬件结合的方法,充分发挥软件在作图、运算方面的优势,使仿真的图案与目标LCD图案完全一致,仿真LCD特性与目标LCD特性几乎一样,并提供强大的LCD图形编辑工具,对于不 同的LCD产品,LCD仿真器硬件不必更换,只需制作不同的LCD图案,她的灵活性、通用性将是您开发LCD产品的理想选择。 LCD仿真器由采样板、仿真软件和LCD图形编辑软件组成,采样板通过USB口与PC机通信。 LCD仿真器可以方便地与HT1621、Winbond、SAMSUNG,中颖、十速HOLTEK、义隆等带LCD DRIVER的单片机连接。
上传时间: 2013-06-22
上传用户:咔乐坞
之前的内容有点问题,2013.6.26重新修改了一下,软件1.74GB,另有破解程序,licence,教程包,4.9MB 下面破解步骤,参考一下: Cadence SPB 16.3的破解, 安装步骤: 1.关闭杀毒软件啊 2.运动setup.exe然后点击“License Manager”,安装过程中询问license file时,选择取消。结束安装。 3.拷贝 cdslmd.exe到\"C:\\Cadence\\LicenseManager\\\"(安装目录),替代原文件。 4.复制license163.lic到安装目录 5.打开license163.lic,编辑第1行,将this_host修改为电脑名称(电脑名称不能为中文及注意英文大小写) 6.运行LicenseServerConfiguration.exe 7.选取license163.lic 8.端口填写5280(此步一般不需要做) 9.编辑window主计算机名,检查hostname是否正确。可使用LMTOOLS查看(此步一般不需要做) 10.安装Cadence SPB/orCAD 选取默认值 11.拷贝orcad_163.exe到C:\\Cadence\\安装目录, 12.运行orcad_163.exe破解补丁 13.OK
上传时间: 2013-07-23
上传用户:
本应用笔记将介绍ADI公司高速转换器部门用来评估高速ADC的特征测试和生产测试方法。本应用笔记仅供参考,不能替代产品数据手册
上传时间: 2014-12-23
上传用户:zhaiye
LTC®2366 及其较慢速的版本提供了一种高性能的替代方案,如表 1 中的 AC 规格所示。您不妨将这些有保证的规格与自己现用微控制器内置的 ADC 进行一番比较。
上传时间: 2013-11-20
上传用户:15527161163
雷达和通信系统中,采用镜频抑制混频器能够有效抑制镜像频率,提高系统的抗干扰能力,同时能够有效的回收镜频能量,提高工作效率。在介绍镜像干扰原理的基础上,文中给出了一种镜频抑制混频器的框图,该结构既能在接收机中作为镜频抑制混频器,还能在发射机中作为单边带调制器。本文对某型下变频器进行了干扰分析,与镜像抑制混频器进行了对比研究,提出了用镜像抑制混频器替代该型下变频器的可行性。
上传时间: 2013-10-30
上传用户:四只眼
数字电位计是机械电位计的最佳替代产品,因其具有小尺寸封装、更高可靠性、高精度和更小电压毛刺等优势。数字电位计可采用各种数字和手动接口。手动或按钮接口直接通过两个按钮开关进行控制, 例如AD5116或AD5228。按向上按钮可提高电阻,按向下按钮可降低电阻,如图1所示。
上传时间: 2013-10-11
上传用户:wyiman
在许多消费电子产品及白色家电应用中,新兴的电容感应按钮正作为一个流行的用户界面替代机械开关。然而,电容感应界面设计也会带来挑战,在新产品研发、生产及质量控制等方面都可能会出现问题。例如,不同线路板的电容感应按钮寄生电容(CP )可能不同,环境变化(例如温度及湿度)也可能会改变CP。系统不同噪声也不相同。
上传时间: 2013-10-23
上传用户:zhangfx728
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高的要求, 迫使我们集中更多的注意力在更高频率、 更高精度的时钟设计上面。但随着系统时钟频率的升高。我们的系统设计将面临一系列的问 题。 1) 时钟的快速电平切换将给电路带来的串扰(Crosstalk) 和其他的噪声。 2) 高速的时钟对电路板的设计提出了更高的要求: 我们应引入传输线(T ransm ission L ine) 模型, 并在信号的匹配上有更多的考虑。 3) 在系统时钟高于100MHz 的情况下, 应使用高速芯片来达到所需的速度, 如ECL 芯 片, 但这种芯片一般功耗很大, 再加上匹配电阻增加的功耗, 使整个系统所需要的电流增大, 发 热量增多, 对系统的稳定性和集成度有不利的影响。 4) 高频时钟相应的电磁辐射(EM I) 比较严重。 所以在高速数字系统设计中对高频时钟信号的处理应格外慎重, 尽量减少电路中高频信 号的成分, 这里介绍一种很好的解决方法, 即利用时钟分相技术, 以低频的时钟实现高频的处 理。 1 时钟分相技术 我们知道, 时钟信号的一个周期按相位来分, 可以分为360°。所谓时钟分相技术, 就是把 时钟周期的多个相位都加以利用, 以达到更高的时间分辨。在通常的设计中, 我们只用到时钟 的上升沿(0 相位) , 如果把时钟的下降沿(180°相位) 也加以利用, 系统的时间分辨能力就可以 提高一倍(如图1a 所示)。同理, 将时钟分为4 个相位(0°、90°、180°和270°) , 系统的时间分辨就 可以提高为原来的4 倍(如图1b 所示)。 以前也有人尝试过用专门的延迟线或逻辑门延时来达到时钟分相的目的。用这种方法产生的相位差不够准确, 而且引起的时间偏移(Skew ) 和抖动 (J itters) 比较大, 无法实现高精度的时间分辨。 近年来半导体技术的发展, 使高质量的分相功能在一 片芯片内实现成为可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能优异的时钟 芯片。这些芯片的出现, 大大促进了时钟分相技术在实际电 路中的应用。我们在这方面作了一些尝试性的工作: 要获得 良好的时间性能, 必须确保分相时钟的Skew 和J itters 都 比较小。因此在我们的设计中, 通常用一个低频、高精度的 晶体作为时钟源, 将这个低频时钟通过一个锁相环(PLL ) , 获得一个较高频率的、比较纯净的时钟, 对这个时钟进行分相, 就可获得高稳定、低抖动的分 相时钟。 这部分电路在实际运用中获得了很好的效果。下面以应用的实例加以说明。2 应用实例 2. 1 应用在接入网中 在通讯系统中, 由于要减少传输 上的硬件开销, 一般以串行模式传输 图3 时钟分为4 个相位 数据, 与其同步的时钟信号并不传输。 但本地接收到数据时, 为了准确地获取 数据, 必须得到数据时钟, 即要获取与数 据同步的时钟信号。在接入网中, 数据传 输的结构如图2 所示。 数据以68MBös 的速率传输, 即每 个bit 占有14. 7ns 的宽度, 在每个数据 帧的开头有一个用于同步检测的头部信息。我们要找到与它同步性好的时钟信号, 一般时间 分辨应该达到1ö4 的时钟周期。即14. 7ö 4≈ 3. 7ns, 这就是说, 系统时钟频率应在300MHz 以 上, 在这种频率下, 我们必须使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型门延迟为340p s) , 如前所述, 这样对整个系统设计带来很多的困扰。 我们在这里使用锁相环和时钟分相技术, 将一个16MHz 晶振作为时钟源, 经过锁相环 89429 升频得到68MHz 的时钟, 再经过分相芯片AMCCS4405 分成4 个相位, 如图3 所示。 我们只要从4 个相位的68MHz 时钟中选择出与数据同步性最好的一个。选择的依据是: 在每个数据帧的头部(HEAD) 都有一个8bit 的KWD (KeyWord) (如图1 所示) , 我们分别用 这4 个相位的时钟去锁存数据, 如果经某个时钟锁存后的数据在这个指定位置最先检测出这 个KWD, 就认为下一相位的时钟与数据的同步性最好(相关)。 根据这个判别原理, 我们设计了图4 所示的时钟分相选择电路。 在板上通过锁相环89429 和分相芯片S4405 获得我们所要的68MHz 4 相时钟: 用这4 个 时钟分别将输入数据进行移位, 将移位的数据与KWD 作比较, 若至少有7bit 符合, 则认为检 出了KWD。将4 路相关器的结果经过优先判选控制逻辑, 即可输出同步性最好的时钟。这里, 我们运用AMCC 公司生产的 S4405 芯片, 对68MHz 的时钟进行了4 分 相, 成功地实现了同步时钟的获取, 这部分 电路目前已实际地应用在某通讯系统的接 入网中。 2. 2 高速数据采集系统中的应用 高速、高精度的模拟- 数字变换 (ADC) 一直是高速数据采集系统的关键部 分。高速的ADC 价格昂贵, 而且系统设计 难度很高。以前就有人考虑使用多个低速 图5 分相技术应用于采集系统 ADC 和时钟分相, 用以替代高速的ADC, 但由 于时钟分相电路产生的相位不准确, 时钟的 J itters 和Skew 比较大(如前述) , 容易产生较 大的孔径晃动(Aperture J itters) , 无法达到很 好的时间分辨。 现在使用时钟分相芯片, 我们可以把分相 技术应用在高速数据采集系统中: 以4 分相后 图6 分相技术提高系统的数据采集率 的80MHz 采样时钟分别作为ADC 的 转换时钟, 对模拟信号进行采样, 如图5 所示。 在每一采集通道中, 输入信号经过 缓冲、调理, 送入ADC 进行模数转换, 采集到的数据写入存储器(M EM )。各个 采集通道采集的是同一信号, 不过采样 点依次相差90°相位。通过存储器中的数 据重组, 可以使系统时钟为80MHz 的采 集系统达到320MHz 数据采集率(如图6 所示)。 3 总结 灵活地运用时钟分相技术, 可以有效地用低频时钟实现相当于高频时钟的时间性能, 并 避免了高速数字电路设计中一些问题, 降低了系统设计的难度。
上传时间: 2013-12-17
上传用户:xg262122
高可用性電信繫統采用冗餘電源或電池供電來增強繫統的可靠性。人們通常采用分立二極管來把這些電源組合於負載點處
上传时间: 2013-10-29
上传用户:ysjing