虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数模混合

  • 四路同步数据采集和处理系统的设计

    数字信号处理是信息科学中近几十年来发展最为迅速的学科之一。常用的实现高速数字信号处理的器件有DSP和FPGA。FPGA具有集成度高、逻辑实现能力强、速度快、设计灵活性好等众多优点,尤其在并行信号处理能力方面比DSP更具优势。在信号处理领域,经常需要对多路信号进行采集和实时处理,为解决这一问题,本文设计了基于FPGA的数据采集和处理系统。 本文首先介绍数字信号处理系统的组成和数字信号处理的优点,然后通过FFT算法的比较选择和硬件实现方案的比较选择,进行总体方案的设计。在硬件方面,特别讨论了信号调理模块、模数转换模块、FPGA芯片配置等功能模块的设计方案和硬件电路实现方法。信号处理单元的设计以Xilinx ISE为软件平台,采用VHDL和IP核的方法,设计了时钟产生模块、数据滑动模块、FFT运算模块、求模运算模块、信号控制模块,完成信号处理单元的设计,并采用ModelSim仿真工具进行相关的时序仿真。最后利用MATLAB对设计进行验证,达到技术指标要求。

    标签: 同步数据采集 处理系统

    上传时间: 2013-07-07

    上传用户:小火车啦啦啦

  • 模电基础之波形发生电路

    模电基础之波形发生电路 本教程网上收集的,供大家学习参考. 在学习过程中建议大家边学边用仿真软件对电路进行验证

    标签: 模电 波形发生 电路

    上传时间: 2013-04-24

    上传用户:Jason1990

  • 基于FPGA的GPS定位信息处理系统设计

    随着GPS(Global Positioning System)技术的不断发展和成熟,其全球性、全天候、低成本等特点使得GPS接收机的用户数量大幅度增加,应用领域越来越广。但由于定位过程中各种误差源的存在,单机定位精度受到影响。目前常从两个方面考虑减小误差提高精度:①用高精度相位天线、差分技术等通过提高硬件成本获取高精度;②针对误差源用滤波算法从软件方面实现精度提高。两种方法中,后者相对于前者在满足精度要求的前提下节约成本,而且便于系统融合,是应用于GPS定位的系统中更有前景的方法。但由于在系统中实现定位滤波算法需要时间,传统CPU往往不能满足实时性的要求,而FPGA以其快速并行计算越来越受到青睐。    本文在FPGA平台上,根据“先时序后电路”的设计思想,由同步没计方法以及自顶向下和自下而上的混合设计方法实现系统的总体设计。从GPS-OEM板输出的定位信息的接收到定位结果的坐标变换,最终到kalman滤波递推计算减小定位误差,实现实时、快速、高精度的GPS定位信息采集处理系统,为GPS定位数据的处理方法做了新的尝试,为基于FPGA的GPS嵌入式系统的开发奠定了基础。具体工作如下:    基于FPGA设计了GPS定位数据的正确接收和显示,以及经纬度到平面坐标的投影变换。根掘GPS输出信息标准和格式,通过串口接收模块实现串口数掘的接收和经纬度信息提取,并通过LCD实时显示。在提取信息的同时将数据格式由ASCⅡ码转变为十进制整数型,实现利用移位和加法运算达到代替乘法运算的效果,从而减少资源的利用率。在坐标转换过程中,利用查找表的方法查找转化时需要的各个参数值,并将该参数先转为双精度浮点小数,再进行坐标转换。根据高斯转化公式的规律将公式简化成只涉及加法和乘法运算,以此简化公式运算量,达到节省资源的目的。    卡尔曼滤波器的实现。首先分析了影响定位精度的各种误差因素,将各种误差因素视为一阶马尔科夫过程的总误差,建立了系统状态方程、观测方程和滤波方程,并基于分散滤波的思想进行卡尔曼滤波设计,并通过Matlab进行仿真。结果表明,本文设计的卡尔曼滤波器收敛性好,定位精度高、估计误差小。在仿真基础上,实现基于FPGA的卡尔曼滤波计算。在满足实时性的基础上,通过IP核、模块的分时复用和树状结构节省资源,实现数据卡尔曼滤波,达到提高数据精度的效果。    设计中以Xilinx公司的Virtex-5系列的XC5VLX110-FF676为硬件平台,采用Verilog HDL硬件描述语言实现,利用Xilinx公司的ISE10.1工具布局布线,一共使用44438个逻辑资源,时钟频率达到100MHZ以上,满足实时性信号处理要求,在保证精度的前提下达到资源最优。Modelsim仿真验证了该设计的正确性。

    标签: FPGA GPS 定位 信息处理

    上传时间: 2013-04-24

    上传用户:二驱蚊器

  • RSA密码算法的模幂模乘的快速实现

    基于FPGA的RSA密码算法的模幂模乘的快速实现

    标签: RSA 密码算法 快速实现

    上传时间: 2013-04-24

    上传用户:xuanjie

  • 应用FPGA的高速数据采集

    随着计算机技术的突飞猛进以及移动通讯技术在日常生活中的不断深入,数据采集不断地向多路、高速、智能化的方向发展。本文针对此需求,实现了一种应用FPGA的多路、高速的数据采集系统,从而为测量仪器提供良好的采集数据。    本文设计了一种基于AD+FPGA+DSP的多路数据采集处理系统,针对此系统设计了基于AD9446的模数转换采集板,再将模数转换采集板的数据传送至基于FPGA的采集控制模块进行数据的压缩以及缓冲存储,最后由DSP调入数据进行数据的处理。本文的设计主要分为两部分,一部分为模数转换采集板的设计与调试,另一部分为采集控制模块的设计与仿真。    经设计与调试,模数转换模块可为系统提供稳定可靠的数据,能稳定工作在百兆的频率下;采集控制模块能实时地完成数据压缩与数据缓冲,并能通过时钟管理模块来控制前端AD的采样,该模块也能稳定工作在百兆的频率下。该系统为多路、高速的数据采集系统,并能稳定工作,从而能满足电子测量仪器的要求。

    标签: FPGA 高速数据 采集

    上传时间: 2013-05-24

    上传用户:chuckbassboy

  • 基于FPGA的ADC并行测试方法研究

    高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。    本研究通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成了音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。

    标签: FPGA ADC 并行测试 方法研究

    上传时间: 2013-06-07

    上传用户:gps6888

  • 基于混合动力汽车用动力型锂电池保护电路的研究

    ·合肥工业大学硕士学位论文基于混合动力汽车用动力型锂电池保护电路的研究姓名:姚春元申请学位级别:硕士专业:电气工程指导教师:李红梅20080501

    标签: 混合动力汽车 动力 保护电路 锂电池

    上传时间: 2013-05-19

    上传用户:赵安qw

  • 基于FPGA的CCD探测系统

    随着图像采集系统的广泛应用,人们对CCD探测系统的要求日益提高。传统的CCD探测系统由于结构复杂,造价较高,己不能满足日益广泛的应用需要。本文设计了一套基于单片FPGA的小型化与经济化的CCD探测系统,能够满足空间光强的测量并实现光信号的识别和处理。    本文研究了CCD探测系统的基本结构。设计了基于单片FPGA的CCD探测系统的硬件电路原理图,完成了硬件电路板制作与调试。系统FPGA选用Altera公司的低成本FPGA芯片EP2C20Q240,电路板采用双层板设计,实现了CCD探测系统的小型化与经济化的目标。利用FPGA器件实现了CCD驱动时序脉冲的设计、实现了单采样与相关双采样的控制程序设计,利用FPGA的数字信号处理功能实现了相关双采样的信号处理。基于FPGA的可编程特性,在不改变外部电路的基础上,通过程序的改变,对CCD驱动频率、模数转换器采样时刻的选择进行方便调节。系统与上位机的数据传输接口采用了网络传输方案,充分发挥了网络传输的远距离传输、远程访问、信息共享等优势,系统采用基于FPGA的NiosⅡ嵌入式处理器系统,通过对其应用软件的开发,实现了系统与上位机之间数据的可靠性传输。

    标签: FPGA CCD 探测系统

    上传时间: 2013-08-06

    上传用户:hainan_256

  • 基于DSP与TLV320AIC23B的音频处理系统

    ·摘要:  介绍了基于DSP的音频处理技术,提供采用音频编解码芯片TLV320AIC23和DSP理器实现的音频处理系统的典型解决方案.音频编解码芯片完成模拟音频信号与数字信号之间的相互转换,包括语音信号采集和语音信号发送两部分.DSP处理器则完成对经模数转换后的语音信号在数字域处理的过程.该方案可以充分发挥DSP所具有的灵活性好、处理速度快的特点.  

    标签: DSP 320 23B AIC

    上传时间: 2013-07-05

    上传用户:yzhl1988

  • 中国模具设计大典 第4卷 锻模与粉末冶金模设计 1262页 40.6M.pdf

    资料->【F】机械结构->【F1】机械丛书->中国模具设计大典 (共5卷)->中国模具设计大典 第4卷 锻模与粉末冶金模设计 1262页 40.6M.pdf

    标签: 1262 40.6

    上传时间: 2013-06-22

    上传用户:yanming8525826