介绍了一种运用FPGA开发软件Quartus II设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3 只七段数码
上传时间: 2013-05-22
上传用户:qb1993225
本文介绍了直接数字频率合成器(DDS)的工作原理及基本结构,在此基础上推导了它的理想频谱,分析了DDS杂散的来源及抑制杂散的常用方法;重点研究了DDS中累加器和波形存储表的设计。针对DDS输入数据刷新率低的特点,双层累加...
标签: 数字频率合成器
上传时间: 2013-06-03
上传用户:SimonQQ
基于51单片机的数字频率计,里面有源代码与proteus仿真模型,可以作为学习参考之用^_^
上传时间: 2013-07-03
上传用户:akk13
基于FPGA数字频率计的实现,文中有所有的源代码,仅供参考。
上传时间: 2013-08-05
上传用户:13736136189
基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
上传时间: 2013-08-06
上传用户:taozhihua1314
FPGA实现的直接数字频率合成器,本文基于DDS的基本原理,利用Altera公司的FPGA芯片FLEX10系列器件完成了一个DDS系统的设计。
上传时间: 2013-08-06
上传用户:wangzhen1990
摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。\r\n关键词:直接数字频率合成;现场可编程门阵列;FPGA;三相正弦信号
上传时间: 2013-08-14
上传用户:kernor
基于FPGA的直接数字频率合成器的设计与实现.
上传时间: 2013-08-21
上传用户:hphh
直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。
标签: Fraquency Synthesis Digital Direct
上传时间: 2013-08-27
上传用户:wpt
在EDA中,基于数字频率合成器的FPGA实现
上传时间: 2013-09-04
上传用户:hanli8870