介绍了一种运用FPGA开发软件Quartus II设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3 只七段数码
上传时间: 2013-05-22
上传用户:qb1993225
基于FPGA数字频率计的实现,文中有所有的源代码,仅供参考。
上传时间: 2013-08-05
上传用户:13736136189
基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
上传时间: 2013-08-06
上传用户:taozhihua1314
用vhdl编写的基于fpga的数字频率计程序算法
上传时间: 2013-09-07
上传用户:chfanjiang
8位十进制显示数字频率计(带周期)设计报告
上传时间: 2014-12-24
上传用户:onewq
基于TMS320F2812的数字频率计摘 要:采用多周期测量原理,即用标准频率信号填充整数个周期的被测信号,从而消除了被测信号±1的计数误差,其测量精度仅与门控时间和标准频率有关,克服传统的直接测频或者直接测周法均不能全面满足高精度要求的缺陷。选用TMS320F2812型号的DSP芯片作为核心处理单元,结合其高精时钟和快速运算的优点,利用其内部的事件管理器:捕获单元,定时/计数单元,比较单元,脉宽调制电路PWM,实现高精度的频率测量,并实现了脉宽和占空比的测量。关键词:高精度频率测量; 脉宽; 占空比; 多周期测量原理; 数字信号处理器
上传时间: 2014-10-14
上传用户:JIEWENYU
基于FPGA简易数字频率计设计
上传时间: 2014-12-28
上传用户:叶夜alex
基于FPGA简易数字频率计设计
上传时间: 2013-11-04
上传用户:源码3
数字频率计(试验报告)适合初学者参考
上传时间: 2015-03-07
上传用户:wxhwjf
课程设计要求设计并用FPGA实现一个数字频率计,具体设计要求如下: 测量频率范围: 10Hz~100KHz 精度: ΔF / F ≤ ±2 % 系统外部时钟: 1024Hz 测量波形: 方波 Vp-p = 3~5 V 硬件设备:Altera Flex10K10 五位数码管 LED发光二极管 编程语言:Verilog HDL / VHDL
上传时间: 2013-12-21
上传用户:1583060504