FPGA/CPLD数字电路设计经验分享,包含许多常见设计问题。
上传时间: 2013-08-11
上传用户:Garfield
通过VHDL语言进行数字信号处理的FIR操作,可以很好的实现滤波功能,有很好的作用,
上传时间: 2013-08-11
上传用户:gundan
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点
上传时间: 2013-08-11
上传用户:hn891122
设计了一种基于CPLD(复杂可编程逻辑器件)的低频数字相位测量仪
上传时间: 2013-08-11
上传用户:a155166
基于FPGA的可编程数字滤波器系统,基于FPGA的数字滤波器的设计与实现,基于FPGA流水线分布式算法的FIR滤波器的实现
上传时间: 2013-08-11
上传用户:sz_hjbf
介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法,详细叙述了其工作原理和设计思想,并用可编程逻辑器件FPGA实现。
上传时间: 2013-08-11
上传用户:yare
《FPGA数字电子系统设计与开发实例导航》的配套光盘,Verilog编写,USB、I2C、MAC的接口设计
上传时间: 2013-08-12
上传用户:xa_lgy
软件无线电中数字上下变频器研究与实现,适合通信专业人员参考
上传时间: 2013-08-12
上传用户:1234321@q
基于FPGA的全数字锁相环设计,内有设计过程和设计思想
上传时间: 2013-08-13
上传用户:fqscfqj
摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。\r\n关键词:直接数字频率合成;现场可编程门阵列;FPGA;三相正弦信号
上传时间: 2013-08-14
上传用户:kernor