虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字振荡器

  • 基于FPGA简易数字频率计设计

    基于FPGA简易数字频率计设计

    标签: FPGA 数字 频率计设

    上传时间: 2013-11-04

    上传用户:源码3

  • 基于FPGA的数字稳定校正单元的实现

      为了实现对非相干雷达的接收相参处理,基于数字稳定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL编程语言,设计了一种基于FPGA的DSU硬件实现方法。实验结果表明基于FPGA的DSU方法可以提高程序的执行效率和系统的实时性,可实现非相参雷达的相参化功能。

    标签: FPGA 数字稳定校正

    上传时间: 2013-11-23

    上传用户:shengyj12345

  • 基于FPGA的FIR数字滤波器算法实现

    基于FPGA的FIR数字滤波器算法实现

    标签: FPGA FIR 数字滤波器 算法

    上传时间: 2015-01-02

    上传用户:Shaikh

  • 宇闻着Verilog数字系统设计教程word版

    宇闻着Verilog数字系统设计教程word版

    标签: Verilog word 数字系统 设计教程

    上传时间: 2013-11-03

    上传用户:zhang_yi

  • 宇闻着Verilog数字系统设计教程word版

    宇闻着Verilog数字系统设计教程word版

    标签: Verilog word 数字系统 设计教程

    上传时间: 2013-10-11

    上传用户:angle

  • 基于LPC2138的AES3数字音频接口设计

         随着数字音频技术的不断发展,数字化音频设备已广泛应用于广播电视节目领域。鉴于专业数字音频设备越来越多地需求,以及专用接收发送设备的复杂性,本设计采用Philips公司的ARM7控制芯片LPC2138结合音响设备专用芯片,设计一个简单的AES/EBU(AES3)数字音频收发系统,实现了专业AES3数字音频的接收与发送。实验显示,在输入1 kHz,24 dBu时,本设计的总谐波失真小于0.005%,信噪比大于90 dBu。  

    标签: 2138 AES3 LPC 数字音频

    上传时间: 2013-10-20

    上传用户:王庆才

  • FPGA与ADC数字数据输出的接口

      现场可编程门阵列(FPGA)与模数转换器(ADC)数字数据输出的接口是一项常见的工程设计挑战。此外,ADC使用多种多样的数字数据样式和标准,使这项挑战更加复杂。本资料将告诉您有关在高速数据转换器实现方案中使用LVDS的应用诀窍和技巧。

    标签: FPGA ADC 数字 接口

    上传时间: 2015-01-02

    上传用户:athjac

  • FPGA数字电子系统设计与开发实例导航

    FPGA 数字电子系统设计与开发实例导航 经典FPGA实战应用

    标签: FPGA 数字电子 开发实例 导航

    上传时间: 2013-12-21

    上传用户:nem567397

  • FPGA实现2FSK数字信号调制解调

    基于FPGA的调制和解调的数字信号有多种,包括2ASK、2FSK、2PSK等,文中介绍了2FSK信号的调制与解调,以及该信号的功率谱。最后提供验证结果,证明仿真结果符合要求。

    标签: FPGA 2FSK 数字信号 调制解调

    上传时间: 2013-11-17

    上传用户:forzalife

  • 基于CPLD的VHDL语言数字钟(含秒表)设计

    利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。

    标签: CPLD VHDL 语言 数字

    上传时间: 2013-10-24

    上传用户:古谷仁美