虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

工程热物理;燃烧

  • CADENCE PCB设计:布局与布线

    复杂的物理和电气规则, 高密度的元器件布局, 以及更高的高速技术要求, 这一切都增加了当今PCB设计的复杂性。 不管是在设计过程的哪一个阶段, 设计师都需要能够轻松地定义,管理和确认简单的物理/间距规则, 以及至关重要的高速信号;同时, 他们还要确保最终的PCB满足传统制造以及测试规格所能达到的性能 目标。

    标签: CADENCE PCB 布局 布线

    上传时间: 2013-11-06

    上传用户:凤临西北

  • Protel最新版本Altium Designer 6.0

    Altium Designer 6.0保留了包括全面集成化的版本控制系统的图形化团队设计功能,例如:内嵌了文档历史管理系统、新增强大的可以检测原理图与PCB  文件的差异的工程比较修正功能、元件到文档的链接功能。Altium Designer 6.0 存储管理器可以帮助比较并恢复旧的工程文件功能的高级文件控制和易用的备份管理;比较功能不仅能查找电气差异,也包括原理图与PCB 文档间图形变化;还提供无需第三方版本控制系统的完整的本地文件历史管理功能。强大的设计比较工具不仅可以随时用于同步原理图工程到PCB,也可以被用于比较两个文档,例如:两个网表、两张原理图、网表和PCB等等。还可以是元件与连通性比较。

    标签: Designer Protel Altium 6.0

    上传时间: 2014-12-08

    上传用户:wdq1111

  • CAM350 8.7.1使用说明

    CAM350 为PCB 设计和PCB 生产提供了相应的工具(CAM350 for PCB Designers 和CAM350 for CAM Engineers),很容易地把PCB设计和PCB生产融合起来。CAM350 v8.7的目标是在PCB设计和PCB制造之间架起一座桥梁随着如今电子产品的朝着小体积、高速度、低价格的趋势发展,导致了设计越来越复杂,这就要求精确地把设计数据转换到PCB生产加工中去。CAM350为您提供了从PCB设计到生产制程的完整流程,从PCB设计数据到成功的PCB生产的转化将变得高效和简化。基于PCB制造过程,CAM350为PCB设计和PCB生产提供了相应的工具(CAM350 for PCB Designers和CAM350 for CAM Engineers),很容易地把PCB设计和PCB生产融合起来。平滑流畅地转换完整的工程设计意图到PCB生产中提高PCB设计的可生产性,成就成功的电子产品为PCB设计和制造双方提供有价值的桥梁作用CAM350是一款独特、功能强大、健全的电子工业应用软件。DOWNSTREAM开发了最初的基于PCB设计平台的CAM350,到基于整个生产过程的CAM350并且持续下去。CAM350功能强大,应用广泛,一直以来它的信誉和性能都是无与伦比的。 CAM350PCB设计的可制造性分析和优化工具今天的PCB 设计和制造人员始终处于一种强大的压力之下,他们需要面对业界不断缩短将产品推向市场的时间、品质和成本开销的问题。在48 小时,甚至在24 小时内完成工作更是很平常的事,而产品的复杂程度却在日益增加,产品的生命周期也越来越短,因此,设计人员和制造人员之间协同有效工作的压力也随之越来越大!随着电子设备的越来越小、越来越复杂,使得致力于电子产品开发每一个人员都需要解决批量生产的问题。如果到了完成制造之后发现设计失败了,则你将错过推向市场的大好时间。所有的责任并不在于制造加工人员,而是这个项目的全体人员。多年的实践已经证明了,你需要清楚地了解到有关制造加工方面的需求是什么,有什么方面的限制,在PCB设计阶段或之后的处理过程是什么。为了在制造加工阶段能够协同工作,你需要在设计和制造之间建立一个有机的联系桥梁。你应该始终保持清醒的头脑,记住从一开始,你的设计就应该是容易制造并能够取得成功的。CAM350 在设计领域是一个物有所值的制造分析工具。CAM350 能够满足你在制造加工方面的需求,如果你是一个设计人员,你能够建立你的设计,将任务完成后提交给产品开发过程中的下一步工序。现在采用CAM350,你能够处理面向制造方面的一些问题,进行一些简单地处理,但是对于PCB设计来说是非常有效的,这就被成为"可制造性(Manufacturable)"。可制造性设计(Designing for Fabrication)使用DFF Audit,你能够确保你的设计中不会包含任何制造规则方面的冲突(Manufacturing Rule Violations)。DFF Audit 将执行超过80 种裸板分析检查,包括制造、丝印、电源和地、信号层、钻孔、阻焊等等。建立一种全新的具有艺术特征的Latium 结构,运行DFF Audit 仅仅需要几分钟的时间,并具有很高的精度。在提交PCB去加工制造之间,就能够定位、标识并立刻修改所有的冲突,而不是在PCB板制造加工之后。DFF Audit 将自动地检查酸角(acid traps)、阻焊条(soldermask slivers)、铜条(copper slivers)、残缺热焊盘(starved thermals)、焊锡搭桥(soldermask coverage)等等。它将能够确保阻焊数据的产生是根据一定安全间距,确保没有潜在的焊锡搭桥的条件、解决酸角(Acid Traps)的问题,避免在任何制造车间的CAM部门产生加工瓶颈。

    标签: CAM 350 使用说明

    上传时间: 2013-11-07

    上传用户:chongchongsunnan

  • MagicSOPC例程编译异常及解决方法

    1.1 问题产生的环境1.1.1 软件环境1. PC机的系统为Microsoft Window XP Professional版本2002 Service Pack 2;2. Quartus II V7.0软件,并安装了MegaCore IP V7.0;3. NiosII IDE 7.0软件。1.1.2 硬件环境核心板的芯片是EP2C35F672C8N的MagicSOPC实验箱的硬件系统。硬件的工作环境是在普通的环境下。1.2 问题的现象在使用MagicSOPC实验箱的光盘例程时,使用Quartus II编译工程时出现编译错误,错误提示信息如图1.1、图1.2所示。

    标签: MagicSOPC 编译

    上传时间: 2013-11-23

    上传用户:Alick

  • 含CAD命令,与AutoCAD类似的中望CAD教程

    本书是按最新推出的中望CAD 软件2006 版编写,每章均附有该章小结及练习,小结是这一章内容的概括归纳和实践经验总结,对读者学习有很大帮助,练习题目丰富,便于读者掌握。书中提供了典型操作举例,讲述了操作的全过程。附录部分收集了实用资料,包括常见问题的处理等。本书适合具备计算机基础知识的工程师、设计师、高校学生以及其他对中望CAD软件感兴趣的读者。只要具有中学文化基础,都可用本教材来学习中望CAD 软件。本书主要讲述的内容有:中望CAD 基础知识;中望CAD 的绘图、编辑命令;绘图环境设置、显示控制;文本书写、尺寸标注;图块与属性的使用;数据交换;打印与规划图纸;工程图综合绘制;三维绘图;中望CAD 用户化与开发等知识。本书可作为各高等院校、高工专、高职及中专的教材,也可作为工程技术人员培训或自学的参考书。

    标签: CAD AutoCAD 命令 教程

    上传时间: 2013-10-10

    上传用户:asasasas

  • PCCAD2010使用手册

    天河软件公司是专业、专门从事企业信息化整体解决方案(CAD/ CAPP/ EDPS/ PDM…)开发、咨询、集成及实施、服务供应商,高新技术企业。产品线覆盖设计、管理、工艺、生产信息化领域,自主版权软件5大体系19个产品。天河软件在业内享有:“设计、管理信息化专家,工艺、生产信息化领跑者”的美誉。 十年来,天河公司已经积累了百余家大中型企业CAPP/PDM典型用户和5000多家PCCAD/P3DM注册用户,每天有百万级技术人员在使用天河CAD软件,创造了巨大的社会价值;CAPP/PDM用户遍布电站能源、航空航天、国防科工、重型机械、汽车工程、冶金化工、基础件行业、农机行业、机床行业、通用机械等离散装备制造业领域。天河人紧追世界先进技术潮流,结合我国企业的具体情况,不断为国内企业开发出功能强大,性能价格比高的专业软件,为国家富强、民族复兴做出了巨大的贡献!

    标签: PCCAD 2010 使用手册

    上传时间: 2013-10-08

    上传用户:liuchee

  • 《新编印制电路板(PCB)故障排除手册》

    根据目前印制电路板制造技术的发展趋势,印制电路板的制造难度越来越高,品质要求也越来越严格。为确保印制电路板的高质量和高稳定性,实现全面质量管理和环境控制,必须充分了解印制电路板制造技术的特性,但印制电路板制造技术是综合性的技术结晶,它涉及到物理、化学、光学、光化学、高分子、流体力学、化学动力学等诸多方面的基础知识,如材料的结构、成份和性能:工艺装备的精度、稳定性、效率、加工质量;工艺方法的可行性;检测手段的精度与高可靠性及环境中的温度、湿度、洁净度等问题。这些问题都会直接和间接地影响到印制电路板的品质。由于涉及到的方面与问题比较多,就很容易产生形形色色的质量缺陷。为确保“预防为主,解决问题为辅”的原则的贯彻执行,必须认真地了解各工序最容易出现及产生的质量问题,快速地采取工艺措施加以排除,确保生产能顺利地进行。为此,特收集、汇总和整理有关这方面的材料,编辑这本《印制电路板故障排除手册》供同行参考。

    标签: PCB 印制电路板 故障排除

    上传时间: 2013-11-13

    上传用户:yiwen213

  • 高速电路传输线效应分析与处理

    随着系统设计复杂性和集成度的大规模提高,电子系统设计师们正在从事100MHZ以上的电路设计,总线的工作频率也已经达到或者超过50MHZ,有一大部分甚至超过100MHZ。目前约80% 的设计的时钟频率超过50MHz,将近50% 以上的设计主频超过120MHz,有20%甚至超过500M。当系统工作在50MHz时,将产生传输线效应和信号的完整性问题;而当系统时钟达到120MHz时,除非使用高速电路设计知识,否则基于传统方法设计的PCB将无法工作。因此,高速电路信号质量仿真已经成为电子系统设计师必须采取的设计手段。只有通过高速电路仿真和先进的物理设计软件,才能实现设计过程的可控性。传输线效应基于上述定义的传输线模型,归纳起来,传输线会对整个电路设计带来以下效应。 · 反射信号Reflected signals · 延时和时序错误Delay & Timing errors · 过冲(上冲/下冲)Overshoot/Undershoot · 串扰Induced Noise (or crosstalk) · 电磁辐射EMI radiation

    标签: 高速电路 传输线 效应分析

    上传时间: 2013-11-05

    上传用户:tzrdcaabb

  • 高性能PCB设计的工程实现

    一、PCB设计团队的组建建议 二、高性能PCB设计的硬件必备基础三、高性能PCB设计面临的挑战和工程实现 1.研发周期的挑战 2.成本的挑战 3.高速的挑战 4.高密的挑战 5.电源、地噪声的挑战 6.EMC的挑战 7.DFM的挑战四、工欲善其事,必先利其器摘要:本文以IT行业的高性能的PCB设计为主线,结合Cadence在高速PCB设计方面的强大功能,全面剖析高性能PCB设计的工程实现。正文:电子产业在摩尔定律的驱动下,产品的功能越来越强,集成度越来越高、信号的速率越来越快,产品的研发周期也越来越短,PCB的设计也随之进入了高速PCB设计时代。PCB不再仅仅是完成互连功能的载体,而是作为所有电子产品中一个极为重要的部件。本文从高性能PCB设计的工程实现的角度,全面剖析IT行业高性能PCB设计的方方面面。实现高性能的PCB设计首先要有一支高素质的PCB设计团队。一、PCB设计团队的组建建议自从PCB设计进入高速时代,原理图、PCB设计由硬件工程师全权负责的做法就一去不复返了,专职的PCB工程师也就应运而生。

    标签: PCB 性能 工程实现

    上传时间: 2013-10-24

    上传用户:leehom61

  • FPGA连接DDR2的问题讨论

    我采用XC4VSX35或XC4VLX25 FPGA来连接DDR2 SODIMM和元件。SODIMM内存条选用MT16HTS51264HY-667(4GB),分立器件选用8片MT47H512M8。设计目标:当客户使用内存条时,8片分立器件不焊接;当使用直接贴片分立内存颗粒时,SODIMM内存条不安装。请问专家:1、在设计中,先用Xilinx MIG工具生成DDR2的Core后,管脚约束文件是否还可更改?若能更改,则必须要满足什么条件下更改?生成的约束文件中,ADDR,data之间是否能调换? 2、对DDR2数据、地址和控制线路的匹配要注意些什么?通过两只100欧的电阻分别连接到1.8V和GND进行匹配 和 通过一只49.9欧的电阻连接到0.9V进行匹配,哪种匹配方式更好? 3、V4中,PCB LayOut时,DDR2线路阻抗单端为50欧,差分为100欧?Hyperlynx仿真时,那些参数必须要达到那些指标DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM内存条,能否降速使用?比如降速到DDR2-400或更低频率使用? 5、板卡上有SODIMM的插座,又有8片内存颗粒,则物理上两部分是连在一起的,若实际使用时,只安装内存条或只安装8片内存颗粒,是否会造成信号完成性的影响?若有影响,如何控制? 6、SODIMM内存条(max:4GB)能否和8片分立器件(max:4GB)组合同时使用,构成一个(max:8GB)的DDR2单元?若能,则布线阻抗和FPGA的DCI如何控制?地址和控制线的TOP图应该怎样? 7、DDR2和FPGA(VREF pin)的参考电压0.9V的实际工作电流有多大?工作时候,DDR2芯片是否很烫,一般如何考虑散热? 8、由于多层板叠层的问题,可能顶层和中间层的铜箔不一样后,中间的夹层后度不一样时,也可能造成阻抗的不同。请教DDR2-667的SODIMM在8层板上的推进叠层?

    标签: FPGA DDR2 连接 问题讨论

    上传时间: 2013-10-21

    上传用户:jjq719719