虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

工程实现

  • 关于DSP的FIR数字滤波器的实现仿真,及其工程实现

    关于DSP的FIR数字滤波器的实现仿真,及其工程实现

    标签: DSP FIR 数字滤波器 仿真

    上传时间: 2017-05-05

    上传用户:yyq123456789

  • 工程实现OFBiz开发的各种配置

    工程实现OFBiz开发的各种配置,并且实现了一个guest和其hobbies的关联

    标签: OFBiz 工程实现

    上传时间: 2014-01-04

    上传用户:bjgaofei

  • VxWorks的信号量实验代码,建立了一个多任务工程,实现了任务的互斥和同步.

    VxWorks的信号量实验代码,建立了一个多任务工程,实现了任务的互斥和同步.

    标签: VxWorks 信号量 代码 实验

    上传时间: 2017-06-12

    上传用户:曹云鹏

  • 宽带射频数字接收机实验平台的FPGA实现

    该文利用FPGA技术,设计了全概率宽带数字接收机的实验平台,并在其上提出了数字接收机实现的可行性方法,以及对这些方法的验证.该文的主要贡献和创新有以下几个方面.提出了并行结构算法的工程实现,讨论了解决前端采样的高速数据流远远超过后端DSP处理能力问题的可行性方法.利用多相滤波下变频的并行结构特点,使滤波器能够以高效的形式实现,也使得后端的混频能够工作在一个较低的速率上.经过多相滤波下变频处理后的数据,在速率和数量上都有大幅减少,达到了现有通用DSP器件的处理能力的要求.针对多相滤波下变频与短数据快速测频算法的特点,用FPGA搭建了其实验模型,并利用微机EPP接口,对实验目标板进行控制并与其进行数据交换.利用FPGA的在线编程特性,可以方便灵活对各种实现方法加以验证、比较.同时也给调试带来了方便,可以每个模块单独调试而不用改变硬件结构,使调试效率大大提高.该平台也可用来对其他数字处理算法进行实现性分析与实验.参考软件无线电设计的概念和国内外相关文献,提出了多项滤波下变频结构的FPGA实现.传统的DDC通过数字混频、滤波、抽取实现数字下变频,在高速A/D和电子侦察环境条件下商用DDC不能使用.该文采用滤波器多相分解方法,按数字混频序列划分调谐信道,使用先抽取,后低通滤波,再混频的数字下变频结构,高效实现了变载频带通信号数字下变频.结合多相滤波下变频结构、算法对测频精度及速度的要求,提出了短数据快速测频算法的具体实现,使用流水线的设计方法,提高了系统的数据吞吐率,在尽可能短的时间内提供多相滤波下变频所需的载频位置信息.以上两部分的FPGA实现除了纯粹的算法模块外,还包括测试用的外围模块,以及运行于实验平台上的控制模块、缓存、数据控制等.这些模块也用FPGA来实现.

    标签: FPGA 宽带 实验 射频

    上传时间: 2013-06-22

    上传用户:haoxiyizhong

  • 中频数字相关解扩器研究与工程实现

    本文从工程设计和应用出发,根据某机载设备直接序列扩频(DS-SS)接收机声表面波可编程抽头延迟线(SAW.P.TDL)中频相关解扩电路的指标要求,提出了基于FPGA器件的中频数字相关解扩器的替代设计方案,通过理论分析、软件仿真、数学计算、电路设计等方法和手段,研制出了满足使用环境要求的工程化的中频数字相关器,经过主要性能参数的测试和环境温度验证试验,并在整机上进行了试验和试用,结果表明电路性能指标达到了设计要求。对工程应用中的部分问题进行了初步研究和分析,其中较详细地分析了SAW卷积器、SAW.P.TDL以及中频数字相关器在BPSK直扩信号相关解扩时的频率响应特性。 论文的主要工作在于: (1)根据某机载设备扩频接收机基于SAW.P.TDL的中频解扩电路要求,进行理论分析、电路设计、软件编程,研制基于FPGA器件的中频数字相关器,要求可在扩频接收机中原位替代原SAW相关解扩电路; (2)对中频数字相关器的主要性能参数进行测试,进行了必要的高低温等环境试验,确定电路是否达到设计指标和是否满足高低温等环境条件要求; (3)将基于FPGA的中频数字相关器装入扩频接收机,与原SAW.P.TDL中频解扩电路置换,确定与接收机的电磁兼容性、与中放电路的匹配和适应性,测试整个扩频接收机的灵敏度、动态范围、解码概率等指标是否满足接收机模块技术规范要求; (4)将改进后的扩频接收机装入某机载设备,测试与接收机相关的性能参数,整机进行高低温等主要环境试验,确定电路变化后的整机设备各项指标是否满足其技术规范要求; (5)通过对基于FPGA的中频数字相关器与SAW.P.TDL的主要性能参数进行对比测试和分析,特别是电路对频率偏移响应特性的对比分析,从而得出初步的结论。

    标签: 中频 数字 工程实现

    上传时间: 2013-06-22

    上传用户:徐孺

  • 神经网络PID飞行控制算法的FPGA实现

    神经网络控制算法作为一种比较成熟的智能控制算法,在空空导弹的理论研究中也得到了很多应用,但它的实际应用通常是通过软件实现的,而软件实现是串行执行指令,运行速度慢,可靠性低,很难满足实际导弹制导系统实时性的要求。控制算法硬件实现的最大特点就是可提高控制算法的实时运算速度和可靠性。本课题针对导弹制导系统,以FPGA为硬件平台研究神经网络控制算法的硬件实现。本文首先对BP神经网络算法思想进行了深入分析,并对BP网络的各个阶段进行了理论推导,最后对BP神经网络PID飞行控制算法进行了研究和总结,为硬件实现提供了理论基础。基于对上述理论的深入研究和分析,本文提出了一种适合FPGA实现该神经网络控制算法的硬件实现模型。在该模型中,神经网络各层之间采用串行执行数据方式,层间则采用并行运行方式,可有效提高系统的运算速度。由于模块化、层次化的自顶向下的模块化设计方法可有效减少错误的产生,是设计复杂大规模系统的理想设计方法。本文采用了此设计方法,通过把系统模块化,对各个子模块分别用VHDL硬件描述语言进行描述,并基于QUARTUS II软件开发平台进行综合和仿真,直到达到研究设计要求。最后将仿真程序源代码下载配置到具体的Cyclone II系列EP2C70 FPGA芯片中,应用于某实际导弹控制系统的研究。理论分析和实验结果表明该神经网络飞行控制算法的FPGA硬件实现是有效可行的,可满足系统实时性的要求,为制导系统的实际工程实现提供了基础。

    标签: FPGA PID 神经网络 飞行控制

    上传时间: 2013-04-24

    上传用户:冇尾飞铊

  • 小型化设计的实现与应用

    电子产品功能越来越强大的同时,对便携的要求也越来越高,小型化设计成为很多电子设计公司的研究课题。本文以小型化设计的方法、挑战和趋势为主线,结合Cadence SPB16.5在小型化设计方面的强大功能,全面剖析小型化设计的工程实现。主要包括以下内容:小型化设计的现状和趋势,以及现在主流的HDI加工工艺,介绍最新的ANYLAYER(任意阶)技术的设计方法以及工艺实现,介绍埋阻、埋容的应用,埋入式元器件的设计方法以及工艺实现。同时介绍Cadence SPB16.5软件对小型化设计的支持。最后介绍HDI设计在高速中的应用以及仿真方法,HDI在通信系统类产品中的应用,HDI和背钻的比较等。

    标签:

    上传时间: 2014-01-18

    上传用户:yph853211

  • 低信噪比环境下WCDMA小区搜索的FPGA实现

    针对区域内多个小区普查的需求,对复杂环境下低信噪比WCDMA小区搜索进行了针对性改进,采用差分相干累积以及RS软译码算法提高了低信噪比条件下WCDMA小区搜索性能并利用FPGA进行了工程实现,仿真计算和安捷伦E5515C的测试结果表明改进是有效的。

    标签: WCDMA FPGA 低信噪比 环境

    上传时间: 2013-11-18

    上传用户:wxqman

  • 脉冲多普勒雷达速度检测的VC++实现与分析

    分析了多普勒滤波器组的特性,然后给出了在VC++中工程实现的仿真方法,在工程实现中所遇到的问题及解决方法。最后将数据在Matlab中绘图并进行了结果分析。

    标签: VC 脉冲 多普勒

    上传时间: 2013-10-13

    上传用户:米卡

  • 中频数字接收机的工程实现

    该设计采用了软件无线电思想,用高速A/D+FPGA+PCI结构作为硬件平台,提高了系统的灵活性和可靠性。最后给出实际的测试结果,证明该方案具有较高的工程价值。

    标签: 中频 数字接收机 工程实现

    上传时间: 2014-01-25

    上传用户:familiarsmile