虫虫首页|资源下载|资源专辑|精品软件
登录|注册

大唐电信

大唐电信科技股份有限公司是电信科学技术研究院(大唐电信科技产业集团)控股的的高科技企业,公司于1998年在北京注册成立,同年10月,“大唐电信”股票在上交所挂牌上市。
  • 单片机接口类资料大汇总-50册-22.4M-pdf.zip

    专辑类-单片机专辑-258册-4.20G 单片机接口类资料大汇总-50册-22.4M-pdf.zip

    标签: M-pdf 22.4 zip 50

    上传时间: 2013-06-03

    上传用户:mylinden

  • 网络奇技赢巧大搜捕.pdf

    专辑类-网络及电脑相关专辑-114册-4.31G 网络奇技赢巧大搜捕.pdf

    标签: 网络

    上传时间: 2013-07-25

    上传用户:小宝爱考拉

  • 大尺寸LCD图像引擎的关键算法与前端设计.rar

    在LCD显示应用领域,通常数据源输出图像的分辨率是变化,而从工业生产标准化要求和获得最佳显示效果的角度出发,LCD显示器的物理分辨率则是固定不变的。这就需要将不同分辨率的输入图像经过缩放后输出到分辨率固定的LCD显示器上,当前工业上解决这一问题的方案是在输入数据源和数据显示设备之间设置LCD图像引擎来实现缩放处理。LCD图像引擎是面向LCD显示器应用的一种高度集成的图像处理芯片,它在整个LCD显示系统中具有不可取代的位置。 本文在分析了大尺寸LCD图像引擎的研究现状之后,提出了拟开发的大尺寸LCD图像引擎的总体结构和设计目标。针对该体系结构,提出了一种基于2点的三次样条插值算法,推导出了该算法的插值核函数的表达式,并基于该算法实现LCD图像引擎的核心部分——图像缩放引擎的硬件结构设计。主观和客观Q值评价实验结果表明,该算法获得的插值图像质量非常接近传统的双三次插值算法,而运算复杂度和硬件实现开销却低于后者,对于实时性要求较高的LCD图像引擎来说该算法是一个性价比较高的插值算法。 为了提高经过图像缩放引擎处理后的图像显示质量,在LCD图像引擎中引入了图像色彩调整技术。

    标签: LCD 大尺寸 图像

    上传时间: 2013-06-07

    上传用户:zoushuiqi

  • 大力矩高精度超声波电机的基础研究.rar

    超声波电机(Ultrasonic Motor)是近二十年来发展起来的一种新原理电机,其原理不同于传统的电磁型电机,它是利用压电陶瓷的逆压电效应激发超声振动,借助弹性体谐振放大,通过摩擦耦合产生旋转运动或直线运动.其显著特点是低转速、大力矩、可用于直接驱动、结构简单、电磁兼容性好并具有断电自锁等功能,在某些特殊领域内已取得了一席之地.超声波电机形式多样,其中纵扭复合型超声波电机的输出力矩最高能达到行波型超声波电机的十几倍,且控制性能更好,因此纵扭复合型超声波电机的研究可以便超声波电机的应用得到进一步的拓展.前几年,输出力矩大于1Nm的超声波电机研究主要集中在日本几家研究机构,国内对于大力矩高精度电机的研究几乎是空白.近几年,国内纷纷对具有大力矩输出特性的纵扭复合型超声波电机展开了研究,浙江大学、南京航天航空大学、清华大学等.该文以具有大力矩输出的纵扭复合型超声波电机作为研究对象,对其摩擦驱动模型、振动模态、摩擦材料的选择、电机结构设计及优化和测控系统等进行了系统全面的研究,并在此基础上研制了两套样机,每套样机的最大力矩在10Nm以上,且定位精度达到0.025度,形成了大力矩高精度纵扭复合型超声波电机的理论和实验基础.

    标签: 力矩 高精度 超声波

    上传时间: 2013-05-21

    上传用户:zzbin_2000

  • 高性能、大容量可调ACDC直流开关电源的研究.rar

    本文对高性能、大容量可调AC-DC直流开关电源进行了研究。文章详细分析了高性能、大容量可调AC-DC直流开关电源的工作原理,并提出了主电路和控制电路的详细设计方案。在此基础上,完成了整个系统的硬件电路设计和软件程序的编制,并对电源装置的硬件和软件进行了调试和修改。在分析原理的基础上,本文从三相桥式不控整流、全桥变换器、高频变压器、滤波电路等环节对该系统的主电路进行了阐述,同时探讨了该电源系统实现大容量的解决方案,即采用多个电源模块并联运行。本文还探讨了多个电源模块并联运行时的自动均流技术,并详细介绍了基于平均值的自动均流电路。在电压调节环节上,详细分析了基于SG1525控制芯片的PWM控制电路。本文研制的直流开关电源具有输出电压可调、输出电流大、纹波小等特点,而且还具有换档、远程控制等功能。它主要用于各种直流电机性能测试,实验结果表明它基本达到设计要求,从而验证了理论分析的正确性,具有广阔的应用前景。

    标签: ACDC 性能 大容量

    上传时间: 2013-07-31

    上传用户:851197153

  • 大容量并联电力有源滤波器性能改善控制技术研究.rar

    随着对电能应用高效率的要求,基于电力电子技术的非线性负载等开关设备的应用越来越普遍,这些开关设备造成的谐波成分对电网的污染也越来越严重。这些谐波会影响其它电气设备的正常工作,危及电网安全。电力有源滤波器由于能对频率和幅值都变化的谐波进行跟踪补偿,得到了广泛的研究。 本文是在课题组380V、260kVA纯有源电力滤波器项目方案的论证阶段,为提高大容量单台纯有源滤波器的效率和动、稳态性能而做的分析、设计和仿真验证工作。论文首先介绍了通过LCL滤波器与电网相连的并联电力有源滤波器的主电路结构,进而分析了这种主电路结构在大容量和低开关频率场合对开关纹波衰减的优势。通过比较PI控制和状态反馈控制,选取全状态反馈来达到对系统的稳定控制。 将电网处理为扰动输入,对LCL主电路在静止abc坐标系中进行了建模,然后选取系统闭环期望极点设计了控制系统。为消除电网这个外部输入对指令电流跟踪的影响,引入了电压前馈,并从理论上推导了前馈的具体关系式。之后引入了观测器,并把对电网输入的建模考虑进了观测器,消除了电网输入对状态估计和补偿输出造成的偏差。在电力有源滤波器实际安装时,电网进线和变压器的电感是不确定的,其会加在LCL的网侧电感上,从而使对系统基于状态空间的建模产生偏差,因此文章研究了所设计的控制器对LCL网侧电感变化的适应性。为保证电力有源滤波器的稳态指标,对状态反馈后的系统设计了重复控制器。 最后,基于设计的控制器在MATLAB/Simulink环境下建立了对1MW不控整流负载进行补偿的电力有源滤波器系统模型,进行了仿真;并对动静态性能进行了分析,验证了设计和理论分析的正确性。

    标签: 大容量 并联 电力

    上传时间: 2013-06-20

    上传用户:哇哇哇哇哇

  • 大时滞系统参数自整定控制的研究.rar

    工业生产过程中,时滞对象普遍存在,同时也是较难控制的,尤其是大时滞对象的控制一直都是一个难题。而很多温度控制系统都是属于大时滞系统,常见的智能温度控制器虽然在温度控制的实际应用中表现了比较理想的控制效果,但它仍然属于将参数整定与系统控制分开处理的离线整定方法,如果工况发生变化就必须重新调整参数。针对这一问题,为了实现时滞系统参数自整定的控制,本文将神经网路控制、模糊控制和PID控制结合起来,设计了基于神经网路的模糊自适应PID控制器。 首先,本论文分析了时滞系统的特点,讨论了几种时滞系统较为成熟的常规控制算法:微分先行控制算法、史密斯预估控制算法、大林控制算法,并深入研究了它们的控制性能;并且通过仿真对这三种控制方法在温控系统中的控制性能进行了比较。 其次,在分析PID参数自整定传统方法的基础上,设计了一种改进方法,并设计了相应的控制器。该控制器综合了模糊控制、神经网络控制和PID控制各自的长处,既具备了模糊控制简单有效的控制作用以及较强的逻辑推理功能,也具备了神经网络的自适应、自学习的能力,同时也具备了传统PID控制的广泛适应性。该方法不需要离线整定参数,实现了在线自整定参数。仿真实验表明了该控制器对模型和环境都具有较好的适应能力和较强的鲁棒性。 最后将基于神经网路的模糊自适应PID控制器应用于贝加莱PID温控装置,能够出色地实现参数的在线自整定。理论分析、系统仿真、实验结果都证实了这种控制策略能有效地减少系统超调量,并减少了调节时间,提高了系统的实时性和控制精度。

    标签: 时滞系统 参数 自整定控制

    上传时间: 2013-07-05

    上传用户:xinyuzhiqiwuwu

  • 基于FPGA的大场景图像融合可视化系统的研究与设计计.rar

    随着图像处理技术和投影技术的不断发展,人们对高沉浸感的虚拟现实场景提出了更高的要求,这种虚拟显示的场景往往由多通道的投影仪器同时在屏幕上投影出多幅高清晰的图像,再把这些单独的图像拼接在一起组成一幅大场景的图像。而为了给人以逼真的效果,投影的屏幕往往被设计为柱面屏幕,甚至是球面屏幕。当图像投影在柱面屏幕的时候就会发生几何形状的变化,而避免这种几何变形的就是图像拼接过程中的几何校正和边缘融合技术。 一个大场景可视化系统由投影机、投影屏幕、图像融合机等主要模块组成。在虚拟现实应用系统中,要实现高临感的多屏幕无缝拼接以及曲面组合显示,显示系统还需要运用几何数字变形及边缘融合等图像处理技术,实现诸如在平面、柱面、球面等投影显示面上显示图像。而关键设备在于图像融合机,它实时采集图形服务器,或者PC的图像信号,通过图像处理模块对图像信息进行几何校正和边缘融合,在处理完成后再送到显示设备。 本课题提出了一种基于FPGA技术的图像处理系统。该系统实现图像数据的AiD采集、图像数据在SRAM以及SDRAM中的存取、图像在FPGA内部的DSP运算以及图像数据的D/A输出。系统设计的核心部分在于系统的控制以及数字信号的处理。本课题采用XilinxVirtex4系列FPGA作为主处理芯片,并利用VerilogHDL硬件描述语言在FPGA内部设计了A/D模块、D/A模块、SRAM、SDRAM以及ARM处理器的控制器逻辑。 本课题在FPGA图像处理系统中设计了一个ARM处理器模块,用于上电时对系统在图像变化处理时所需参数进行传递,并能实时从上位机更新参数。该设计在提高了系统性能的同时也便于系统扩展。 本文首先介绍了图像处理过程中的几何变化和图像融合的算法,接着提出了系统的设计方案及模块划分,然后围绕FPGA的设计介绍了SDRAM控制器的设计方法,最后介绍了ARM处理器的接口及外围电路的设计。

    标签: FPGA 图像融合 可视化

    上传时间: 2013-04-24

    上传用户:ynsnjs

  • H264AVC的CAVLC编码算法研究及FPGA实现.rar

    H.264/AVC是国际电信联盟与国际标准化组织/国际电工委员会联合推出的活动图像编码标准,简称H.264。作为最新的国际视频编码标准,H.264/AVC与MPEG-4、H.263等视频编码标准相比,性能有了很大的提高,并已在流媒体、数字电视、电话会议、视频存储等诸多领域得到广泛的应用。 本论文的研究课题是基于H.264/AVC视频编码标准的CAVLC(Context-based Adaptive Variable Length Coding,基于上下文的自适应可变长编码)编码算法研究及FPGA实现。对于变换后的熵编码,H.264/AVC支持两种编码模式:基于上下文的可变长编码(CAVLC)和基于上下文的自适应算术编码(CABAC,Context-based Adaptive BinaryArithmetic Coding)。在H.264/AVC中,尽管CAVLC算法也是采用了VLC编码,但是同以往标准不同,它所有的编码都是基于上下文进行。这种方法比传统的查单一表的方法提高了编码效率,但也增加了设计上的困难。 作者在全面学习H.264/AVC协议和深入研究CAVLC编码算法的基础上,确定了并行编码的CAVLC编码器结构框图,并总结出了影响CAVLC编码器实现的瓶颈。针对这些瓶颈,对CAVLC编码器中的各个功能模块进行了优化设计,这些优化设计包括多参考块的表格预测法、快速查找表法、算术消除法等。最后,用Verilog硬件描述语言对所设计的CAVLC编码器进行了描述,用EDA软件对其主要功能模块进行了仿真,并在Cyclone II系列EP2C20F484的FPGA上验证了它们的功能。结果表明,该CAVLC编码器各编码单元的编码速度得到了显著提高且均能满足实时通信要求,为整个CAVLC编码器的实时通信提供了良好的基础。

    标签: CAVLC H264 FPGA 264

    上传时间: 2013-06-22

    上传用户:diamondsGQ

  • 采用FPGA实现基于ATCA架构的2.5Gbps串行背板接口

    当前,在系统级互连设计中高速串行I/O技术迅速取代传统的并行I/O技术正成为业界趋势。人们已经意识到串行I/O“潮流”是不可避免的,因为在高于1Gbps的速度下,并行I/O方案已经达到了物理极限,不能再提供可靠和经济的信号同步方法。基于串行I/O的设计带来许多传统并行方法所无法提供的优点,包括:更少的器件引脚、更低的电路板空间要求、减少印刷电路板(PCB)层数、PCB布局布线更容易、接头更小、EMI更少,而且抵抗噪声的能力也更好。高速串行I/O技术正被越来越广泛地应用于各种系统设计中,包括PC、消费电子、海量存储、服务器、通信网络、工业计算和控制、测试设备等。迄今业界已经发展出了多种串行系统接口标准,如PCI Express、串行RapidIO、InfiniBand、千兆以太网、10G以太网XAUI、串行ATA等等。 Aurora协议是为私有上层协议或标准上层协议提供透明接口的串行互连协议,它允许任何数据分组通过Aurora协议封装并在芯片间、电路板间甚至机箱间传输。Aurora链路层协议在物理层采用千兆位串行技术,每物理通道的传输波特率可从622Mbps扩展到3.125Gbps。Aurora还可将1至16个物理通道绑定在一起形成一个虚拟链路。16个通道绑定而成的虚拟链路可提供50Gbps的传输波特率和最大40Gbps的全双工数据传输速率。Aurora可优化支持范围广泛的应用,如太位级路由器和交换机、远程接入交换机、HDTV广播系统、分布式服务器和存储子系统等需要极高数据传输速率的应用。 传统的标准背板如VME总线和CompactPCI总线都是采用并行总线方式。然而对带宽需求的不断增加使新兴的高速串行总线背板正在逐渐取代传统的并行总线背板。现在,高速串行背板速率普遍从622Mbps到3.125Gbps,甚至超过10Gbps。AdvancedTCA(先进电信计算架构)正是在这种背景下作为新一代的标准背板平台被提出并得到快速的发展。它由PCI工业计算机制造商协会(PICMG)开发,其主要目的是定义一种开放的通信和计算架构,使它们能被方便而迅速地集成,满足高性能系统业务的要求。ATCA作为标准串行总线结构,支持高速互联、不同背板拓扑、高信号密度、标准机械与电气特性、足够步线长度等特性,满足当前和未来高系统带宽的要求。 采用FPGA设计高速串行接口将为设计带来巨大的灵活性和可扩展能力。Xilinx Virtex-IIPro系列FPGA芯片内置了最多24个RocketIO收发器,提供从622Mbps到3.125Gbps的数据速率并支持所有新兴的高速串行I/O接口标准。结合其强大的逻辑处理能力、丰富的IP核心支持和内置PowerPC处理器,为企业从并行连接向串行连接的过渡提供了一个理想的连接平台。 本文论述了采用Xilinx Virtex-IIPro FPGA设计传输速率为2.5Gbps的高速串行背板接口,该背板接口完全符合PICMG3.0规范。本文对串行高速通道技术的发展背景、现状及应用进行了简要的介绍和分析,详细分析了所涉及到的主要技术包括线路编解码、控制字符、逗点检测、扰码、时钟校正、通道绑定、预加重等。同时对AdvancedTCA规范以及Aurora链路层协议进行了分析, 并在此基础上给出了FPGA的设计方法。最后介绍了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT设计工具,可在标准ATCA机框内完成单通道速率为2.5Gbps的全网格互联。

    标签: FPGA ATCA Gbps 2.5

    上传时间: 2013-05-28

    上传用户:frank1234