GAL器件的开发与应用.rar GAL器件的开发与应用.rar
上传时间: 2013-07-14
上传用户:feichengweoayauya
系统采用ATME189S52 为微控制器(MCE)核心,实现了可控的恒定直流电流源设计。核心恒流模块采用自反馈电路连接大功率场效应管IRFZ44NL,使得电流输出范围达到20~2000
上传时间: 2013-07-05
上传用户:cy_ewhat
大功率照明驱动电路 PT4107 在系统设计中,最具挑战性的工作是如何提高整机效率。在图 1典应用电路中电路中除了芯片的固定消耗外,主要有 5 个元件会影响效率,它们是整流二极管、
上传时间: 2013-06-19
上传用户:t1213121
本文提出了一种适合于嵌入式SoC的USB器件端处理器的硬件实现结构。并主要研究了USB器件端处理器的RTL级实现及FPGA原型验证、和ASIC实现研究,包括从模型建立、算法仿真、各个模块的RTL级设计及仿真、FPGA的下载测试和ASIC的综合分析。它的速度满足预定的48MHz,等效门面积不超过1万门,完全可应用于SOC设计中。 本文重点对嵌入式USB器件端处理器的FPGA实现作了研究。为了准确测试本处理器的运行情况,本文应用串口传递测试数据入FPGA开发板,测试模块读入测试数据,发送入PC机的主机端。通过NI-VISA充当软件端,检验测试数据的正确。
上传时间: 2013-07-24
上传用户:1079836864
本课题为研究大功率永磁无刷直流电机及其驱动系统而设计了一台50kW 多相永磁无刷直流电机,该电机的设计最大限度地模拟了某大功率多相永磁无刷直流电机的基本结构,驱动系统也基本采用了某大功率永磁无刷直流电机的主电路结构。全文内容如下: 本文介绍了一种以晶闸管为主要功率元件的大功率永磁无刷直流电机驱动系统。本文通过对电机各运行的状态的分类分析,总结了这种驱动系统的触发逻辑控制规律,优化了逻辑控制程序,为永磁无刷直流电机驱动系统的仿真和实际系统的开发提供了依据。 本文通过对驱动系统换流过程的详细分析,总结了有关参数如电机电感、换相电容等对电机换流过程的影响程度、趋势和规律。给出了驱动系统主要参数选取的依据和选择方法,并通过样机进行了实验验证,为大功率永磁无刷直流电机驱动系统的主电路设计提供理论支持。为准确预测大功率永磁无刷直流电机驱动系统的运行性能,建立了永磁无刷直流电机的电路模型和S函数模型,并阐述了其在Matlab/Simulink 平台下的建模原理和实现方法。 本文提出的两种电机模型,相互补充,准确预知了永磁无刷电机驱动系统的运行特性,大大加速驱动系统研制过程。其中,电路模型具有仿真效率高,便于研究驱动系统主电路参数对系统性能的影响,从而对主电路参数进行优化;S 函数模型便于对电机内部细节进行分析,为揭示电机内部变量的变化规律提供了有力的手段。
上传时间: 2013-07-04
上传用户:mikesering
本文对燃料电池车用DC/DC变换器的基本原理以及控制策略进行了较为详尽的分析和讨论,对基于ARM的DC/DC变换器控制系统的软硬件设计作了较为详尽的论述,对控制系统的电磁兼容作了详细的研究并给出了提高电磁兼容能力的措施。本文介绍了本课题研究的背景,燃料电池电动汽车的特性和研究的目的与意义并分析了大功率DC/DC变换器主电路的拓扑结构、工作原理和电磁兼容环境。在此基础上,从控制电路的最小系统、检测系统、脉冲发生系统以及驱动电路、CAN通讯电路等方面重点讨论了DC/DC变换器控制系统的硬件设计以及驱动电路的设计。本文在DC/DC变换器电感电流连续状态空间小信号数学模型的基础上,应用MATLAB软件对大功率DC/DC变换器单环控制系统进行了建模和仿真分析,给出了具有实际指导意义的结论,设计了基于ARM控制系统的软件结构并编写了相应的软件代码。此外,本文从硬件和软件两个方面重点讨论了控制系统的电磁兼容以及抗干扰措施。在系统硬件和软件基础上进行了功率试验并给出了试验结果以及今后改进的方向。
上传时间: 2013-07-12
上传用户:wao1005
easy,51pro,3.0编程器在2.0的基础上增加了更多的芯片器件
上传时间: 2013-07-25
上传用户:qazwsc
I2C总线规范与I2C器件C51读写程序 本文简要介绍了I2C总线,并给出了I2C器件的C51读写程序,极大的方便了大家对I2C总线的学习和设计应用。程序设计采用模块化设计,方便
上传时间: 2013-06-22
上传用户:763274289
光电子器件模型与OEIC模拟 作者:陈维友;杨树人;刘式墉 本书是作者多年来在光电子器件电路模型和光电集成回路计算机辅助分析研究方面的工作总结。
上传时间: 2013-04-24
上传用户:lty6899826
FPGA是一种可通过用户编程来实现各种数字电路的集成电路器件。用FPGA设计数字系统有设计灵活、低成本,低风险、面市时间短等好处。本课题在结合国际上FPGA器件方面的各种研究成果基础上,对FPGA器件结构进行了深入的探讨,重点对FPGA的互连结构进行了分析与优化。FPGA器件速度和面积上相对于ASIC电路的不足很大程度上是由可编程布线结构造成的,FPGA一般用大量的可编程传输管开关和通用互连线段实现门器件的连接,而全定制电路中仅用简单的金属线实现,传输管开关带来很大的电阻和电容参数,因而速度要慢于后者。这也说明,通过优化可编程连接方式和布线结构,可大大改善电路的性能。本文研究了基于SRAM编程技术的FPGA器件中逻辑模块、互连资源等对FPGA性能和面积的影响。论文中在介绍FPGA器件的体系构架后,首先对开关矩阵进行了研究,结合Wilton开关矩阵和Disioint开关矩阵的特点,得到一个连接更加灵活的开关矩阵,提高了FPGA器件的可布线性,接着本课题中又对通用互连线长度、通用互连线间的连接方式和布线通道的宽度等进行了探讨,并针对本课题中的FPGA器件,得出了一套适合于中小规模逻辑器件的通用互连资源结构,仿真显示新的互连方案有较好的速度和面积性能,在互连资源的面积和性能上达到一个很好的折中。 接下来课题中对FPGA电路的可编程逻辑资源进行了研究,得到了一种逻辑规模适中的粗粒度逻辑块簇,该逻辑块簇采用类似Xilinx 公司的FPGA产品的LUT加触发器结构,使逻辑块簇内部基本逻辑单元的联系更加紧密,提高了逻辑资源的功能和利用率。随后我们还研究了IO模块数目的确定和分布式SRAM结构中编程电路结构的设计,并简单介绍了SRAM单元的晶体管级设计原理。最后,在对FPGA构架研究基础上,完成了一款FPGA电路的设计并设计了相应的电路测试方案,该课题结合CETC58研究所的一个重要项目进行,目前已成功通过CSMC0.6μm 2P2M工艺成功流片,测试结果显示其完全达到了预期的性能。
上传时间: 2013-04-24
上传用户:6546544