P89LPC913 是一款单片封装的微控制器适合于许多要求高集成度低成本的场合可以满足多方面的性能要求P89LPC913 采用了高性能的处理器结构指令执行时间只需2 到4 个时钟周期6 倍于标准80C51 器件P89LPC913 集成了许多系统级的功能这样可大大减少元件的数目和电路板面积并降低系统的成本
上传时间: 2013-11-19
上传用户:zhuimenghuadie
P89LPC912 是一款单片封装的微控制器适合于许多要求高集成度低成本的场合可以满足多方面的性能要求P89LPC912 采用了高性能的处理器结构指令执行时间只需2 到4 个时钟周期6 倍于标准80C51 器件P89LPC912 集成了许多系统级的功能这样可大大减少元件的数目和电路板面积并降低系统的成本
上传时间: 2013-11-10
上传用户:yuanxiaoqiang
LPC932 是一款单片封装的微控制器适合于许多要求高集成度低成本的场合可以满足多方面的性能要求LPC932 采用了高性能的处理器结构指令执行时间只需2 到4 个时钟周期6 倍于标准80C51 器件LPC932 集成了许多系统级的功能这样可大大减少元件的数目电路板面积以及系统的成本
上传时间: 2013-10-09
上传用户:wanqunsheng
系统设计 系统框图如图1所示,系统由MCU、键盘、EEPROM、FMl702SL、液晶屏、485通信模块组成。MCu控制FMl702对Mifare卡进行读写操作,再根据得到的相应数据对液晶屏、EEPROM进行相应的操作。MCU 与PC机通过485,总线通信,即使PC机与MCU之间通信发生异常,MCU也可以独立工作,在与PC机通信恢复之后,MCU可以将备份在EEPROM中的信息再传给PC机。 P8912C931是一款单片封装的微控制器。P89LPC931采用了高性能的处理器结构,指令执行时间只需2~4个时钟周期。 P89LPC931集成了许多系统级的功能,这样可大大减少元件的数目和电路板面积,并降低系统的成本。EEPROM用的是FM24C64L,它是一款以 I2C为操作方式的存储芯片。液晶驱动芯片是PCF8576,也是以I2C为操作方式。整个系统用12V电源供电,再由稳压芯片2576稳压成3.6V。
上传时间: 2013-11-01
上传用户:dsgkjgkjg
节点是网络系统的基本控制单元,论文提出了一种基于CPLD和多处理器结构的控制网络节点设计方案,它能够提高单节点并行处理能力,其模块化结构增强了节点的可靠性。
上传时间: 2015-11-11
上传用户:teddysha
微软宏汇编器masm的四本书MASM DOCUMENTION《getting Start》《Reference Guide》《Programmer s Guide》《Environment and Tools》附INTEL处理器结构手册(三卷)
标签: Guide DOCUMENTION Environment Programmer
上传时间: 2013-12-23
上传用户:懒龙1988
随着 Linux 操作系统的发展,特别是 Linux 2.6 内核的迅速发展,嵌入式 Linux 在嵌入式 领域的应用越来越广泛。Linux 具备源码开放、内核稳定高效、软件丰富等优势,而且还具 备支持广泛的处理器结构和硬件平台、可定制性好、可靠性高等特点。据 IDC 的报告显示, 嵌入式 Linux 在未来两年将占嵌入式操作系统市场份额的 50%,约 3.5 亿美元,由此产生的 应用市场前景更是不可估量。
标签: ARM嵌入式Linux系统开发
上传时间: 2015-10-31
上传用户:fyzg
集成电路设计以及制造业的不断发展,使得在单个芯片上集成多个处理器内核成为了可能。近年来多核处理器的发展过程中,多个内核对共享数据的访问一直存在数据冲突问题,也就是缓存(Cache)出现不一致情况。Cache 一致性协议就是为了解决这种不一致现象,使得内核可以实时访问到正确的数据。 本文在简单介绍Cache一致性之后,总结了三种改进的Cache一致性协议。第一种介绍了一致性协议与片上互联协议相协同的设计将多核架构与片上互联方式相结合,最终实现低延迟、高带宽、可扩展等特性。第二种提出了基于分层架构的混合一致性协议,将两种传统一致性协议进行了有效地结合。在第一层共享总线架构结构上采用总线监听一致性协议,第二层互联网络架构的结构上采用基于目录的一致性协议。该协议即解决了共享总线架构的总线带宽问题,又解决了基于目录的一致性协议中目录所占存储空间过大的问题,表现出了优良的性能。第三种是基于 Token 的动态可重构 Cache一致性协议,通过相关结果表明基于 Token 的动态可重构 Cache 一致性协议将能够有效的应用到众核处理器结构中。
标签: Cache
上传时间: 2016-11-28
上传用户:Nicole_K
内容简介介绍FreescaleH(CS12系列16位微控制器的中央处理器结构、S12存储器、512指令系统、S12汇编程序设计与实例、Sl2输出/输入端口、中断系统、定时器模块、模/数转换模块、脉宽调制模块、SPl和SCI串行通信模块、Sl2微控制器应用实例和HCS]2在线调试等。并以MC9S12x;128为例,较详尽地列出了大量相关功能寄存器的作用及设置方法,还针对以上功能模块给出了已经调试通过的汇编语言或C语言例程。本书是针对已其有微控制器的基本知识而需要应用HCS]2系列微控制器的读者,通过本书的学习可以更快地掌握Freescale16位微控制器HCS12系列的基本功能,本书可作为汽车电子、自动控制、智能家电、仪器仪表等领域工程技术人员的参考书,也可作为高等院校相关专业高年级本科生、研究生的教材以及教师的教学参考书。
上传时间: 2022-06-23
上传用户:
随着电子技术和集成电路技术的飞速发展,数字信号处理已经广泛地应用于通信、信号处理、生物医学以及自动控制等领域中。离散傅立叶变换(DFT)及其快速算法FFT作为数字信号处理中的基本变换,有着广泛的应用。特别是近年来,基于FFT的ODFM技术的兴起,进一步推动了对高速FFT处理器的研究。 FFT 算法从出现到现在已有四十多年代历史,算法理论已经趋于成熟,但是其具体实现方法却值得研究。面向高速、大容量数据流的FFT实时处理,可以通过数据并行处理或者采用多级流水线结构来实现。特别是流水线结构使得FFT处理器在进行不同点数的FFT计算时可以通过对模块级数的控制很容易的实现。 本文在分析和比较了各种FFT算法后,选择了基2和基4混合频域抽取算法作为FFr处理器的实现算法,并提出了一种高速、处理点数可变的流水线结构FFT处理器的实现方法。利用这种方法实现的FFT处理器成功的应用到DAB接收机中,RTL级仿真结果表明FFT输出结果与C模型输出一致,在FPGA环境下仿真波形正确,用Ouaaus Ⅱ软件综合的最高工作频率达到133MHz,满足了高速处理的设计要求。
上传时间: 2013-05-29
上传用户:GavinNeko