ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.
上传时间: 2013-07-01
上传用户:myworkpost
边界扫描技术是一种应用于数字集成电路器件的标准化可测试性设计方法,它提供了对电路板上元件的功能、互连及相互间影响进行测试的一种新方案,极大地方便了系统电路的测试。本文基于IEEE 1149.1标准剖析了JTAG边界扫描测试的精髓,分析了其组成,功能与时序控制等关键技术。 应用在FPGA芯片中的边界扫描电路侧重于电路板级测试,兼顾芯片功能测试,同时提供JTAG下载方式。针对在FPGA芯片中的应用特点,设计了一种边界扫描电路,应用于自行设计的FPGA结构之中。除了基本的测试功能外,加入了对FPGA芯片进行配置、回读以及用户自定义测试等功能。 通过仿真验证,所设计的边界扫描电路可实现FPGA芯片的测试、配置和回读等功能,并符合IEEE 11491.1边界扫描标准的规定,达到设计要求。
上传时间: 2013-04-24
上传用户:372825274
随着信息产业的不断发展,人们对数据传输速率要求越来越高,从而对数据发送端和接收端的性能都提出了更高的要求。接收机的一个重要任务就是在于克服各种非理想因素的干扰下,从接收到的被噪声污染的数据信号中提取同步信息,并进而将数据正确的恢复出来。而数据恢复电路是光纤通信和其他许多类似数字通信领域中不可或缺的关键电路,其性能决定了接收端的总体性能。 目前,数据恢复电路的结构主要有“时钟提取”和“过采样”两种结构。基于“过采样”的数据恢复方法的关键是过采样,即通过引入参考时钟,并增加时钟源个数的方式来代替第一种方法中的“时钟提取”。与“时钟提取”的数据恢复方法相比,基于“过采样”的数据恢复方法在性能上还有较大的差距,但是后者拥有高带宽、立即锁存能力、较低的等待时间和更高的抖动容限,更易于通过数字的方法实现,实现更简单,成本更低,并且这是一种数字化的模拟技术。如果能通过“过采样”方法在普通的逻辑电路上实现622.08Mb/s甚至更高速率的数据恢复,并将它作为一个IP模块来代替专用的时钟恢复芯片,这无疑将是性能和成本的较好结合。 本文主要研究“过采样”数据恢复电路的基本原理,通过全数字的设计方法,给出了在低成本可编程器件FPGA上实现数据恢复电路两种不同的过采样的实现方案,即基于时钟延迟的过采样和基于数据延迟的过采样。基于时钟延迟的过采样数据恢复电路方案,通过测试验证,其最高恢复的数据传输率可达到640Mb/s。测试结果表明,采用该方案实现的时钟恢复电路可工作在光纤通信系统STM-4速率级,即622.08MHz频率上,各方面指标基本符合要求。
上传时间: 2013-04-24
上传用户:axxsa
本书是数字电子技术基础面向21世纪的换代教材,该书保持了程基础理论的系统性,包括数制、代码、逻辑代数、逻辑门、触发器、组合逻辑电路、时序逻辑电路、脉冲电路等内容。该在内容上与现代电子科学技术的发展相适应、结构和取材按学科发展的需要增加了数字系统设计基础; 可编程逻辑器件; 计算机辅助分析与设计三章,其中不泛90年代推出的新技术。 本书介绍的集成逻辑电路全部以工程实际电路为范例,介绍实际应用,重视学生基础知识和基本技能培养。
标签: 数字电路
上传时间: 2013-06-28
上传用户:啊飒飒大师的
图解晶体管电路 192页 4.8M本书是“实用电子电路设计丛书”之一,共分上下二册。本书作为下册主要介绍晶体管/FET电路设计技术的基础知识和基本实验,内容包括FET放大电路、源极跟随器电路、功率放大器、电压/电流反馈放大电路、晶体管/FET开关电路、模拟开关电路、开关电源、振荡电路等。上册则主要介绍放大电路的工作、增强输出的电路、功率放大器的设计与制作、拓宽频率特性等。 本书面向实际需要,理论联系实际,通过大量具体的实验,抓住晶体管、FET的工作图像,以达到灵活运用这些器件设计应用电路的目的。
上传时间: 2013-05-16
上传用户:lw4463301
Altium Designer winter 09电路设计案例教程 详细介绍了Altium Designer Winter 09的基本功能、操作方法和实际应用技巧。该书集作者十多年PCB设计的实际工作经验和从事该课程教学的深刻体会于一体,从实际的应用出发,以典型案例为导向,以任务为驱动,深入浅出地介绍了Altium Designer软件的设计环境、原理图设计、层次原理图设计、多通道设计、印制电路板(PCB)设计、三维PCB设计、PCB规则约束及校验、交互式布线、原理图库、PCB库、集成库的创建、电路设计与仿真,Protel 99 SE与Altium Designer的转换等相关技术内容。
上传时间: 2013-07-24
上传用户:abc123456.
Protel系列软件是目前应用最广泛的一种。介绍了Protel99SE的基本结构、工作界面、使用方法等,并以讲解实例为主,按照电子电路设计的步骤,详细介绍了使用Protel99SE进行电路设计的过程,重点讲述原理图设计和印制电路板设计,它们是电子电路设计的基础和主体。
上传时间: 2013-04-24
上传用户:zhenyushaw
Protel系列软件是目前应用最广泛的一种。介绍了Protel99SE的基本结构、工作界面、使用方法等,并以讲解实例为主,按照电子电路设计的步骤,详细介绍了使用Protel99SE进行电路设计的过程,重点讲述原理图设计和印制电路板设计,它们是电子电路设计的基础和主体。
上传时间: 2013-04-24
上传用户:sz_hjbf
[红外线热释电与超声波遥控电路,人邮出版社,2003.7] 本书由三大部分组成。第一部分介绍了红外线传感器和红外遥控电路的工作原理,通过五种类型的电路结构,介绍了数种典型的红外线传感器的实际应用电路;第二部分介绍了热释电红外传感器和热释电控制电路的基本原理,通过多个实际应用电路,介绍了它在照明节能、安全防护、防盗报警等方面的实际应用;第三部分介绍了声传感器、超声波传感器和声控电路的工作原理,通过实例介绍了各类声传感器在节能灯、超声探测和防盗报警等方面的应用。 此部分为第1-78页。
上传时间: 2013-07-18
上传用户:lht618
介绍了数字电路基本知识。包括数字电路基础和部分微机原理、电子设计可靠性知识。
标签: 数字电路
上传时间: 2013-06-16
上传用户:himbly