虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

在线测试器

  • 基于FPGA的ADC并行测试方法研究

    高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。    本研究通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成了音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。

    标签: FPGA ADC 并行测试 方法研究

    上传时间: 2013-06-07

    上传用户:gps6888

  • 基于DSP的在线式UPS智能监测系统

    ·摘要:  基于DSP的在线式UPS智能监测系统,采用TMS320LF2407A实现.其ADC模块采集UPS现场电压、电流、负载等信息.EV捕获单元捕获市电,逆变器的频率.SCI负责PC机与UPS现场的数据通讯,传送UPS运行情况及参数.带触摸屏的NS320240A实现UPS现场实时监测.并用EEPROM保存记录,由蜂鸣器对异常报警.  

    标签: DSP UPS 智能监测

    上传时间: 2013-07-01

    上传用户:VRMMO

  • PIC单片机仿真器 ICD2 制作资料(ICD2 Clone)

    ·完全制作资料.固件可以在线升级的ICD2仿真器.ICD2 CloneThis is a MPLAB compatible clone of Microchips in circuit debugger ICD2 which allows to&nbs

    标签: nbsp ICD Clone PIC

    上传时间: 2013-07-21

    上传用户:zdluffy

  • 无线电中自适应调制解调器的FPGA实现

    随着无线通信技术的不断发展,人们对移动通信及宽带无线接入业务需求的不断增长,无线频谱资源显得日益匮乏。因此,如何提高频谱利用率,一直以来就是无线通信领域研究的主要任务。认知无线电的提出成为当下解决频谱资源稀缺的一个有效方法。而认知无线电的特性要求认知无线系统必须具备一个可重构的自适应调制解调器。因此,对于认知无线电平台中自适应可重构调制解调器的深入研究具有重大的意义。    软件无线电是实现认知无线电的理想平台。本文首先阐述了软件无线电的基本工作原理及关键技术,对多速率信号处理中的内插和抽取、带通采样、数字下变频、滤波等技术进行了分析与探讨,为设计自适应可重构调制解调器的设计提供了理论基础。然后介绍了认知无线电系统的构成和基本工作方式,接着重点研究了其中通信模块的FPGA实现。在通信模块的实现中,研究了基于认知无线电的BPSK、π/4 DQPSK、8PSK及16QAM调制解调技术,简要论述了他们的基本概念和原理,并给出了设计方案。接着按信号流程逐一介绍了各个功能模块在DSP+FPGA硬件平台上的实现,并对得到的数据进行了分析,给出了性能测试结果。在此基础上,结合认知无线电系统的要求,提出了可变调制方式,可变传输带宽的自适应可重构调制解调器的设计方案,并对其中一些关键模块的硬件实现给出了分析,同时给出了收端波特率识别的策略。最后,论文提出了一些新的自适应技术,如波特率估计、信噪比估计等,并给出了应用这些技术的自适应调制解调器的改进方案。

    标签: FPGA 无线 调制解调器

    上传时间: 2013-06-17

    上传用户:alan-ee

  • 基于串口实现DSP程序的在线编程

    · 摘要:  目前DSP处理器普遍使用Flash作为其程序代码存储器,通过DSP的JTAG仿真接口对Flash存储器进行编程实现代码的更新.这给DSP系统的软件维护和升级造成了很大的困难.本文提出基于DSP设备的串口实现DSP程序在线编程的方法,使DSP代码的更新可以脱离仿真器,改善了DSP设备的易用性、可维护性,增强了DSP系统的技术生命力.  

    标签: DSP 串口实现 程序 编程

    上传时间: 2013-07-25

    上传用户:shuiyuehen1987

  • 基于FPGA的SD转换器的设计与实现

    基于FPGA的SD转换器的设计与实现,已经在实际项目中测试过,完全OK!

    标签: FPGA SD转换器

    上传时间: 2013-08-23

    上传用户:box2000

  • AN-835高速ADC测试和评估

    本应用笔记将介绍ADI公司高速转换器部门用来评估高速ADC的特征测试和生产测试方法。本应用笔记仅供参考,不能替代产品数据手册

    标签: 835 ADC AN 测试

    上传时间: 2014-12-23

    上传用户:zhaiye

  • Quartus_II_11.0_x86破解器下载

    Quartus_II_11.0_x86破解器下载方法: 首先安装Quartus II 11.0软件(默认是32/64-Bit一起安装): 用Quartus_II_11.0_x86破解器(内部版).exe破解C:\altera\11.0\quartus\bin下的sys_cpt.dll文件(运行Quartus_II_11.0_x86破解器(内部版).exe后,直接点击“应用补丁”,如果出现“未找到该文件。搜索该文件吗?”,点击“是”,(如果直接把该破解器Copy到C:\altera\11.0\quartus\bin下,就不会出现这个对话框,而是直接开始破解!)然后选中sys_cpt.dll,点击“打开”。安装默认的sys_cpt.dll路径是在C:\altera\11.0\quartus\bin下)。 把license.dat里的XXXXXXXXXXXX 用您老的网卡号替换(在Quartus II 11.0的Tools菜单下选择License Setup,下面就有NIC ID)。 在Quartus II 11.0的Tools菜单下选择License Setup,然后选择License file,最后点击OK。 注意:license文件存放的路径名称不能包含汉字和空格,空格可以用下划线代替。 此软件已经通过了诺顿测试,在其它某些杀毒软件下,也许被误认为是“病毒”,这是杀毒软件智能化程度不够的原因,所以只能暂时关闭之。

    标签: Quartus_II 11.0 86 破解

    上传时间: 2013-11-01

    上传用户:hebmuljb

  • 电位计讯号转换器

    电位计讯号转换器 AT-PM1-P1-DN-ADL 1.产品说明 AT系列转换器/分配器主要设计使用于一般讯号迴路中之转换与隔离;如 4~20mA、0~10V、热电偶(Type K, J, E, T)、热电阻(Rtd-Pt100Ω)、荷重元、电位计(三線式)、电阻(二線式)及交流电压/电流等讯号,机种齐全。 此款薄型设计的转换器/分配器,除了能提供两组讯号输出(输出间隔离)或24V激发电源供传送器使用外,切换式电源亦提供了安装的便利性。上方并设计了电源、输入及输出指示灯及可插拔式接线端子方便现场施工及工作状态检视。 2.产品特点 可选择带指拨开关切换,六种常规输出信号0-5V/0~10V/1~5V/2~10V/4~20mA/ 0~20mA 可自行切换。 双回路输出完全隔离,可选择不同信号。 设计了电源、输入及输出LED指示灯,方便现场工作状态检视。 规格选择表中可指定选购0.1%精度 17.55mm薄型35mm导轨安装。 依据CE国际标准规范设计。 3.技术规格 用途:信号转换及隔离 过载输入能力:电流:10×额定10秒 第二组输出:可选择 输入范围:P1:0 Ω ~ 50.0 Ω / ~ 2.0 KΩ P2:0 Ω ~ 2.0 KΩ / ~ 100.0 KΩ 精确度: ≦±0.2% of F.S. ≦±0.1% of F.S. 侦测电压:1.6V 输入耗损: 交流电流:≤ 0.1VA; 交流电压:≤ 0.15VA 反应时间: ≤ 250msec (10%~90% of FS) 输出波紋: ≤ ±0.1% of F.S. 满量程校正范围:≤ ±10% of F.S.,2组输出可个别调整 零点校正范围:≤ ±10% of F.S.,2组输出可个别调整 隔离:AC 2.0 KV 输出1与输出2之间 隔离抗阻:DC 500V 100MΩ 工作电源: AC 85~265V/DC 100~300V, 50/60Hz 或 AC/DC 20~56V (选购规格) 消耗功率: DC 4W, AC 6.0VA 工作溫度: 0~60 ºC 工作湿度: 20~95% RH, 无结露 温度系数: ≤ 100PPM/ ºC (0~50 ºC) 储存温度: -10~70 ºC 保护等级: IP 42 振动测试: 1~800 Hz, 3.175 g2/Hz 外观尺寸: 94.0mm x 94.0mm x 17.5mm 外壳材质: ABS防火材料,UL94V0 安装轨道: 35mm DIN導軌 (EN50022) 重量: 250g 安全规范(LVD): IEC 61010 (Installation category 3) EMC: EN 55011:2002; EN 61326:2003 EMI: EN 55011:2002; EN 61326:2003 常用规格:AT-PM1-P1-DN-ADL 电位计讯号转换器,一组输出,输入范围:0 Ω ~ 50.0 Ω / ~ 2.0 KΩ,输出一组输出4-20mA,工作电源AC/DC20-56V

    标签: 电位计 讯号 转换器

    上传时间: 2013-11-05

    上传用户:feitian920

  • 交流功率因数转换器

    交流功率因数转换器 特点: 精确度0.25%满刻度 ±0.25o 多种输入,输出选择 输入与输出绝缘耐压2仟伏特/1分钟 冲击电压测试5仟伏特(1.2x50us) (IEC255-4,ANSI C37.90a/1974) 突波电压测试2.5仟伏特(0.25ms/1MHz) (IEC255-4) 尺寸小,稳定性高 主要规格: 精确度: 0.25% F.S. ±0.25°(23 ±5℃) 输入负载: <0.2VA (Voltage) <0.2VA (Current) 最大过载能力: Current related input: 3 x rated continuous 10 x rated 30 sec. 25 x rated 3sec. 50 x rated 1sec. Voltage related input:maximum 2 x rated continuous 输出反应速度: < 250ms(0~90%) 输出负载能力: < 10mA for voltage mode < 10V for current mode 输出之涟波: < 0.1% F.S. 归零调整范围: 0~ ±5% F.S. 最大值调整范围: 0~ ±10% F.S. 温度系数: 100ppm/℃ (0~50℃) 隔离特性: Input/Output/Power/Case 绝缘抗阻: >100Mohm with 500V DC 绝缘耐压能力: 2KVac/1 min. (input/output/power/case) 突波测试: ANSI C37.90a/1974,DIN-IEC 255-4 impulse voltage 5KV(1.2x50us) 使用环境条件: -20~60℃(20 to 90% RH non-condensed) 存放环境条件: -30~70℃(20 to 90% RH non-condensed) CE认证: EN 55022:1998/A1:2000 Class A EN 61000-3-2:2000 EN 61000-3-3:1995/A1:2001 EN 55024:1998/A1:2001

    标签: 交流 功率因数转换器

    上传时间: 2013-10-22

    上传用户:thing20