虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

圆片级

  • 级联式流馈推挽DCDC变换器的研究.rar

    由于下一代微处理器的工作电压越来越低,所需电流越来越大,现有的5V、12V输入的电压调节模块(VRM)已经不能满足它的要求了,因此把VRM的输入母线电压提高到48V是必然的趋势。这样做能够减小输入电流从而使得母线损耗减小,有利于效率提高,同时可以大大减小输入滤波器体积。 本课题首先分析了VRM的发展现状和常用拓扑,以及未来的发展趋势,并在此基础上介绍了级联式流馈推挽DC/DC变换器的概念。接着,具体分析了Buck与推挽级联式流馈DC/DC变换器、双通道交错并联型Buck与推挽级联式流馈DC/DC变换器的原理和工作过程。再接着,分别介绍了Buck与推挽级联式流馈DC/DC变换器、双通道交错并联型Buck与推挽级联式流馈DC/DC变换器及其控制同路的建模和设计方法,并给出设计实例。最后,分别用这两种拓扑结构制作了两台48V输入、3.3V/10A输出的样机,并对两者进行了一定的实验比较研究,以验证设计的有效性。

    标签: DCDC 级联 变换器

    上传时间: 2013-07-29

    上传用户:gxrui1991

  • 用一片CPLD实现数字锁相环,用VHDL或V语言.rar

    用一片CPLD实现数字锁相环,用VHDL或V语言

    标签: CPLD VHDL 数字锁相环

    上传时间: 2013-05-27

    上传用户:hewenzhi

  • 射频与微波功率放大器设计.rar

    本书主要阐述设计射频与微波功率放大器所需的理论、方法、设计技巧,以及将分析计算与计算机辅助设计相结合的优化设计方法。这些方法提高了设计效率,缩短了设计周期。本书内容覆盖非线性电路设计方法、非线性主动设备建模、阻抗匹配、功率合成器、阻抗变换器、定向耦合器、高效率的功率放大器设计、宽带功率放大器及通信系统中的功率放大器设计。  本书适合从事射频与微波动功率放大器设计的工程师、研究人员及高校相关专业的师生阅读。 作者简介 Andrei Grebennikov是M/A—COM TYCO电子部门首席理论设计工程师,他曾经任教于澳大利亚Linz大学、新加坡微电子学院、莫斯科通信和信息技术大学。他目前正在讲授研究班课程,在该班上,本书作为国际微波年会论文集。 目录 第1章 双口网络参数  1.1 传统的网络参数  1.2 散射参数  1.3 双口网络参数间转换  1.4 双口网络的互相连接  1.5 实际的双口电路   1.5.1 单元件网络   1.5.2 π形和T形网络  1.6 具有公共端口的三口网络  1.7 传输线  参考文献 第2章 非线性电路设计方法  2.1 频域分析   2.1.1 三角恒等式法   2.1.2 分段线性近似法   2.1.3 贝塞尔函数法  2.2 时域分析  2.3 NewtOn.Raphscm算法  2.4 准线性法  2.5 谐波平衡法  参考文献 第3章 非线性有源器件模型  3.1 功率MOSFET管   3.1.1 小信号等效电路   3.1.2 等效电路元件的确定   3.1.3 非线性I—V模型   3.1.4 非线性C.V模型   3.1.5 电荷守恒   3.1.6 栅一源电阻   3.1.7 温度依赖性  3.2 GaAs MESFET和HEMT管   3.2.1 小信号等效电路   3.2.2 等效电路元件的确定   3.2.3 CIJrtice平方非线性模型   3.2.4 Curtice.Ettenberg立方非线性模型   3.2.5 Materka—Kacprzak非线性模型   3.2.6 Raytheon(Statz等)非线性模型   3.2.7 rrriQuint非线性模型   3.2.8 Chalmers(Angek)v)非线性模型   3.2.9 IAF(Bemth)非线性模型   3.2.10 模型选择  3.3 BJT和HBT汀管   3.3.1 小信号等效电路   3.3.2 等效电路中元件的确定   3.3.3 本征z形电路与T形电路拓扑之间的等效互换   3.3.4 非线性双极器件模型  参考文献 第4章 阻抗匹配  4.1 主要原理  4.2 Smith圆图  4.3 集中参数的匹配   4.3.1 双极UHF功率放大器   4.3.2 M0SFET VHF高功率放大器  4.4 使用传输线匹配   4.4.1 窄带功率放大器设计   4.4.2 宽带高功率放大器设计  4.5 传输线类型   4.5.1 同轴线   4.5.2 带状线   4.5.3 微带线   4.5.4 槽线   4.5.5 共面波导  参考文献 第5章 功率合成器、阻抗变换器和定向耦合器  5.1 基本特性  5.2 三口网络  5.3 四口网络  5.4 同轴电缆变换器和合成器  5.5 wilkinson功率分配器  5.6 微波混合桥  5.7 耦合线定向耦合器  参考文献 第6章 功率放大器设计基础  6.1 主要特性  6.2 增益和稳定性  6.3 稳定电路技术   6.3.1 BJT潜在不稳定的频域   6.3.2 MOSFET潜在不稳定的频域   6.3.3 一些稳定电路的例子  6.4 线性度  6.5 基本的工作类别:A、AB、B和C类  6.6 直流偏置  6.7 推挽放大器  6.8 RF和微波功率放大器的实际外形  参考文献 第7章 高效率功率放大器设计  7.1 B类过激励  7.2 F类电路设计  7.3 逆F类  7.4 具有并联电容的E类  7.5 具有并联电路的E类  7.6 具有传输线的E类  7.7 宽带E类电路设计  7.8 实际的高效率RF和微波功率放大器  参考文献 第8章 宽带功率放大器  8.1 Bode—Fan0准则  8.2 具有集中元件的匹配网络  8.3 使用混合集中和分布元件的匹配网络  8.4 具有传输线的匹配网络    8.5 有耗匹配网络  8.6 实际设计一瞥  参考文献 第9章 通信系统中的功率放大器设计  9.1 Kahn包络分离和恢复技术  9.2 包络跟踪  9.3 异相功率放大器  9.4 Doherty功率放大器方案  9.5 开关模式和双途径功率放大器  9.6 前馈线性化技术  9.7 预失真线性化技术  9.8 手持机应用的单片cMOS和HBT功率放大器  参考文献

    标签: 射频 微波功率 放大器设计

    上传时间: 2013-04-24

    上传用户:W51631

  • 单级功率因数校正ACDC变换器的研究.rar

    在低功率应用领域中,为了降低成本,单级功率因数校正(PFC)技术越来越受到人们的关注。单级PFC技术是把PFC变换器和DC/DC变换器结合在一起,共用一个开关管和一套控制电路,同时提高功率因数和对输出电压进行快速调节。本文针对单级PFC技术进行了较详细的分析。首先研究了基本Boost型单级PFC变换器,详细分析了其工作原理和特性,指出在现有的单级PFC变换器中,必须解决两个问题,即如何提高变换器的效率和控制中间储能电容电压在450V以下。同时分析了Boost型单级PFC变换器的三端和两端拓扑结构,并讨论了两者之间的联系。接着引用了直接功率传递原理(DPT),研究了一种新型的可实现直接功率传递的单级PFC变换器。详细分析了该变换器的工作原理和特性。该变换器在引入直接功率传递原理的基础上,相对于一般单级PFC变换器来说,具有更高的效率和良好的功率因数校正效果。同时可以将单级PFC变换器中间储能电容电压的值限制在450V以下。最后,本文用仿真分析验证了理论的正确性,证明了这种新型的单级PFC变换器比一般的单级PFC变换器性能更优越。

    标签: ACDC 单级功率 因数校正

    上传时间: 2013-05-19

    上传用户:shenglei_353

  • 基于UC3854的两级有源功率因数校正电路的研究.rar

    近几十年来,由于大功率电力电子装置的广泛应用,使公用电网受到谐波电流和谐波电压的污染日益严重,功率因数低,电能利用率低。为了抑制电网的谐波,提高功率因数,人们通常采用无功补偿、有源、无源滤波器等对电网环境进行改善。近年来,功率因数校正技术作为抑制谐波电流,提高功率因数的行之有效的方法,备受人们的关注。 本文在参阅国内外大量文献的基础上,综述了近年来国内外功率因数校正的发展状况,简要分析了无源功率因数与有源功率因数的优、缺点,并详细分析了有源功率因数校正的基本原理和控制方法。在通过对主电路拓扑与控制方法的优、缺点比较后,选择BOOST变换器作为主电路拓扑,采用基于平均电流控制的UC3854控制器,设计了容量为300W的两级有源功率因数校正电路的前一级电路,计算了主电路与控制电路的元件参数。根据此参数,基于MATLAB环境下对功率因数校正前、后的电路进行了仿真,通过仿真波形的分析。最后搭建实验电路进行实验,采集实验波形,对实验结果进行分析,进-步验证了本设计参数的正确性与准确性。 本文功率因数校正电路的设计,使电路的功率因数得到了明显的改善,达到了设计要求,同时电路的总谐波畸变因数控制在了一定的范围,减少了对电网的污染。并且电路的输出电压稳定,为后一级的电路设计奠定了基础。

    标签: 3854 UC 有源功率因数

    上传时间: 2013-05-22

    上传用户:源码3

  • FPGA内全数字延时锁相环的设计.rar

    现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex-E系列FPGA为研究基础,对全数字延时锁相环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量的工作,通过比较DLL与PLL、数字DLL与模拟DLL,深入的分析了全数字DLL模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路,为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog-XL对部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真工具是HSIM。 本设计采用TSMC0.18μmCMOS工艺库建模,设计出的DLL工作频率范围从25MHz到400MHz,工作电压为1.8V,工作温度为-55℃~125℃,最大抖动时间为28ps,在输入100MHz时钟时的功耗为200MW,达到了国外同类产品的相应指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、2.5、3、4、5、8、16时钟分频等时钟频率合成功能。

    标签: FPGA 全数字 延时

    上传时间: 2013-06-10

    上传用户:yd19890720

  • 基于FPGA的数字信号处理算法研究与高效实现.rar

    现代数字信号处理对实时性提出了很高的要求,当最快的数字信号处理器(DSP)仍无法达到速度要求时,唯一的选择是增加处理器的数目,或采用客户定制的门阵列产品。随着可编程逻辑器件技术的发展,具有强大并行处理能力的现场可编程门阵列(FPGA)在成本、性能、体积等方面都显示出了优势。本文以此为背景,研究了基于FPGA的快速傅立叶变换、数字滤波、相关运算等数字信号处理算法的高效实现。 首先,针对图像声纳实时性的要求和FPGA片内资源的限制,设计了级联和并行递归两种结构的FFT处理器。文中详细讨论了利用流水线技术和并行处理技术提高FFT处理器运算速度的方法,并针对蝶形运算的特点提出了一些优化和改进措施。 其次,分析了具有相同结构的数字滤波和相关运算的特点,采用了有乘法器和无乘法器两种结构实现乘累加(MAC)运算。无乘法器结构采用分布式算法(DA),将乘法运算转化为FPGA易于实现的查表和移位累加操作,显著提高了运算效率。此外,还对相关运算的时域多MAC方法及频域FFT方法进行了研究。 最后,完成了图像声纳预处理模块。在一片EP2S60上实现了对160路信号的接收、滤波、正交变换以及发送等处理。实验表明,本论文所有算法均达到了设计要求。

    标签: FPGA 数字信号处理 算法研究

    上传时间: 2013-06-09

    上传用户:zgu489

  • 空时域导航系统抗干扰算法研究及FPGA设计.rar

    随着敌对人为干扰的日益增多和电磁环境的日益恶劣,抗干扰逐渐成为卫星导航接收机的必备能力之一。传统的单天线多延迟系统仅从时域抗干扰,抑制干扰能力有限。利用阵列天线,增加空域自由度,通过空域—时域级联或空时联合处理能够显著增强导航信号接收机的抗干扰性能。多个天线以不同的方式放置,即不同的阵形,会使得导航接收机具有不同的空域抗干扰性能。针对多种阵形对空域抗干扰性能的影响差异,开展了基于L阵、十字阵、均匀圆阵和带圆心圆阵的自适应抗干扰性能研究,分析了导致差异的原因,通过对比仿真,发现带圆心的圆阵具有所选阵形中最优的输出信干噪比,进一步推广到空时自适应抗干扰,也具有同样的结论。结合工程实现,基于FPGA完成空时抗干扰硬件模块设计,用Matlab产生的量化数据作为激励,对硬件模块的输出结果进行分析,与非自适应空时波束形成结果相比,实验验证了模块的有效性;与Matlab仿真处理的结果相比,验证了模块的正确性。多种阵形自适应抗干扰性能差异的研究对于一定孔径和阵元个数条件下的阵列布阵具有一定的参考价值,空时抗干扰硬件模块是抗干扰系统的核心,所做工作对工程实现具有一定的借鉴意义。

    标签: FPGA 时域 导航系统

    上传时间: 2013-05-28

    上传用户:thinode

  • 基于FPGA的对象存储控制器原型的硬件设计与实现.rar

    本文对基于FPGA的对象存储控制器原型的硬件设计进行了研究。主要内容如下: ⑴研究了对象存储控制器的硬件设计,使其高效完成对象级接口的智能化管理和复杂存储协议的解析,对对象存储系统整体性能提升有重要意义。基于SoPC(片上可编程系统)技术,在FPGA(现场可编程门阵列)上实现的对象存储控制器,具有功能配置灵活,调试方便,成本较低等优点。 ⑵采用Cyclone II器件实现的对象存储控制器的网络接口,包含处理器模块、内存模块、Flash模块等核心组成部分,提供千兆以太网的网络接口和PCI(周边元件扩展接口)总线的主机接口,还具备电源模块、时钟模块等以保证系统正常运行。在设计实现PCB(印制电路板)时,从叠层设计、布局、布线、阻抗匹配等多方面解决高达100MHz的全局时钟带来的信号完整性问题,并基于IBIS模型进行了信号完整性分析及仿真。针对各功能模块提出了相应的调试策略,并完成了部分模块的调试工作。 ⑶提出了基于Virtex-4的对象存储控制器系统设计方案,Virtex-4内嵌PowerPC高性能处理器,可更好地完成对象存储设备相关的控制和管理工作。实现了丰富的接口设计,包括千兆以太网、光纤通道、SATA(串行高级技术附件)等网络存储接口以及较PCI性能更优异的PCI-X(并连的PCI总线)主机接口;提供多种FPGA配置方式。使用Cadence公司的Capture CIS工具完成了该系统硬件的原理图绘制,通过了设计规则检查,生成了网表用作下一步设计工作的交付文件。

    标签: FPGA 对象存储 原型

    上传时间: 2013-04-24

    上传用户:lijinchuan

  • TDSCDMA频点拉远系统的FPGA设计与实现.rar

    随着TD—SCDMA技术的不断发展,TD—SCDMA系统产品也逐步成熟并随之完善。产品家族日益丰富,室内型宏基站、室外型宏基站、分布式基站(BBU+RRU)、微基站等系列化基站产品逐步问世,可以满足不同场景的建网需求。而分布式基站(BBU+RRU)越来越多地受到业界的关注和重视。 本文主要从TD—SCDMA频点拉远系统(RRU)和软件无线电技术的发展入手,重点研究TD—SCDMA频点拉远系统的FPGA设计与实现。TD—SCDMA通信系统通过灵活分配不同的上下行时隙,实现业务的不对称性,但是多路数字中频所构成的系统成本高和控制的复杂性,以及TDD双工模式下,系统的峰均比随时隙数增加而增加,对整个频点拉远系统的前端放大器线性输入提出了很高的要求。TD—SCDMA系统使用软件无线电平台,一方面软件算法可以有效保证时隙分配的准确性,保证对前端控制器的开关控制,以及对上下行功率读取计算和子帧的灵活提取,另一方面灵活的DUC/CFR算法可以有效的提高频带利用率和抗干扰能力,有效的控制TDD系统的峰均比,有效降低系统对前端放大器线性输出能力的要求。 本文主要研究软件无线电中DUC和CFR的关键技术以及FPGA实现,DUC主要由3倍FIR内插成型滤波器、2倍插值补偿滤波器以及5级CIC滤波器级联组成;而CFR主要采用类似基带削峰的加窗滤波的中频削峰算法,可以降低相邻信道的溢出,更有效的降低CF值。将DUC/CFR以单片FPGA实现,能很好提高RRU性能,减少其硬件结构,降低成本,降低功耗,增加外部环境的稳定性。

    标签: TDSCDMA FPGA 频点

    上传时间: 2013-07-20

    上传用户:rishian