四进制计数器模块,使用VHDL语言编写,在ISE8.1中经过测试的模型
上传时间: 2014-11-28
上传用户:jyycc
六十进制计数器.电子万年历是计数器的应用之一.年由月的十二进制计数器进位+1得到.月是日的三十进制计数器进位+1得到.日是小时的二十四进制计数器进位+1得到.小时是分的六十进制计数器进位+1得到.分是秒的六十进制计数器进位+1得到.本程序基于VHDL.其开发环境是MAXPLUS2
上传时间: 2014-11-29
上传用户:13215175592
题目:电子时钟的设计 一、实验目的: 1. 掌握多位计数器相连的设计方法。 2. 掌握十进制、六十进制、二十四进制计数器的设计方法。 3. 继续巩固多位数码管的驱动及编码。 4. 掌握扬声器的驱动 5. 掌握EPLD技术的层次化设计方法 二、实验要求: 1.用时、分、秒计数显示功能,以24小时循环计时。 2.具用清零,调节小时、分钟功能。 3.具用整点报时功能。
上传时间: 2013-12-23
上传用户:yyq123456789
四进制通信系统的进行蒙特卡罗仿真程序,以正交信号为基础。当均值分别等于0,0.1,1.0,2.0时完成10000个比特的仿真并求出误差概率。绘出理论误码率和蒙特拉罗仿真的差错率并进行比较这俩个结果,并绘出每个均值情况下判决器的1000个接受信噪比抽样
上传时间: 2014-01-21
上传用户:frank1234
这是二十四进制计数器的源程序,有需要的同学可以参照一下!
上传时间: 2017-01-20
上传用户:nairui21
产生一段随机四进制信号,对其进行QAM调制后,送入加性高斯白噪声信道传输,用加法运算在已调信号叠加白噪声,模拟加性高斯白噪声信道对信号传输的影响,在接收端对信号进行相应解调,并与原始信号比较计算误码率。改变误差白噪声的功率,绘制信噪比与误码率曲线。并与同组其他同学的性能曲线比较各种调制方式的性能优劣。
上传时间: 2013-12-25
上传用户:songrui
四进制差分相移键控(键控调制方法),樊昌信《通信原理》内容
上传时间: 2017-04-29
上传用户:evil
四进制相移键控,樊昌信《通信原理》内容。。。。。。。
上传时间: 2017-04-29
上传用户:上善若水
生成BCD码。 Name: BIN3toBCD4 Func:2字节二进制整数--->>BCD码四字节转换(Comped BCD) Input: 3进制数人低字节到高字节存放在内部RAM50H,51H,52h单元中 Output: BCD码人低位到高位分别存放在内部RAM53H,54H,55H,56H单元中 USE: R7-R0, 56H-50H
标签: BCD BIN3toBCD4 Comped Input
上传时间: 2015-02-02
上传用户:FreeSky
从键盘输入两个数字(0~7)之间 (1)用16进制表示两个数的和 (2)用四位二进制表示两个数的差,结果一定>=0 (3)用两位十进制表示两个数的积 exemple:
上传时间: 2015-02-24
上传用户:zhenyushaw