04_使用Timequest约束和分析源同步电路
上传时间: 2013-10-30
上传用户:ZJX5201314
介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。
上传时间: 2013-10-17
上传用户:cc1915
在点对多点主从通信系统中,需要合适的接口形式和通信协议实现主站与各从站的信息交换。RS -485 接口是适合这种需求的一种标准接口形式。当选择主从多点同步通信方式时,工作过程与帧格式符合HDLC/SDLC协议。介绍了采用VHDL 语言在FPGA 上实现的以HDLC/ SDLC 协议控制为基础的RS - 485 通信接口芯片。实验表明,这种接口芯片操作简单、体积小、功耗低、可靠性高,极具实用价值。
上传时间: 2013-11-02
上传用户:zhf01y
为实现设备中存在的低速数据光纤通信的同步复接/ 分接,提出一种基于FPGA 的帧同步头信号提取检测方案,其中帧头由7 位巴克码1110010 组成,在数据的接收端首先从复接数据中提取时钟信号,进而检测帧同步信号,为数字分接提供起始信号,以实现数据的同步分接。实验表明,此方案成功地在光纤通信系统的接收端检测到帧同步信号,从而实现了数据的正确分接。
上传时间: 2013-10-17
上传用户:q123321
为了研制高性能的全数字永磁同步电机驱动系统,本文提出了一种基于FPGA的单芯片驱动控制方案。它采用硬件模块化的现代EDA设计方法,使用VHDL硬件描述语言,实现了永磁同步电机矢量控制系统的设计。方案包括矢量变换、空间矢量脉宽调制(SVPWM)、电流环、速度环以及串行通讯等五部分。经过仿真和实验表明,系统具有良好的稳定性和动态性能,调节转速的范围可以达到0.5r/min~4200r/min,对干扰误差信号具有较强的容错性,能够满足高性能的运动控制领域对永磁同步电机驱动系统的要求。
上传时间: 2013-10-13
上传用户:fdmpy
为有效控制固态功率调制设备,提高系统的可调性和稳定性,介绍了一种基于现场可编程门阵列( FPGA)和微控制器(MCU) 的多路高压IGBT 驱动触发器的设计方法和实现电路。该触发器可选择内或外触发信号,可遥控或本控,能产生多路频率、宽度和延时独立可调的脉冲信号,信号的输入输出和传输都使用光纤。将该触发器用于高压IGBT(3300 V/ 800 A) 感应叠加脉冲发生器中进行实验测试,给出了实验波形。结果表明,该多路高压IGBT驱动触发器输出脉冲信号达到了较高的调整精度,频宽’脉宽及延时可分别以步进1 Hz、0. 1μs、0. 1μs 进行调整,满足了脉冲发生器的要求,提高了脉冲功率调制系统的性能。
上传时间: 2013-10-22
上传用户:zhulei420
IEEE 802.11n无线局域网标准为了避免不必要的波束成型采用了循环移位机制,该机制对符号同步造成障碍,使得符号同步产生所谓的假多径问题。针对这个问题,本文提出了一种采用移位叠加的本地训练序列互相关的同步方法。通过对IEEE 802.11n无线局域网系统进行建模仿真,对新提出的方法和前人所提出的方法进行比较。最终验证该同步方法具有实用性,能够大幅度的提升同步的精度,使得符号同步的定位误差控制在2个采样点之内。
上传时间: 2013-10-29
上传用户:z754970244
根据突发OFDM系统的特点,提出了一种具有实用价值的OFDM帧同步方法。在经典SC算法的基础上,提出了改进型SC算法和基于时域PN序列的改进型SC算法。对这两种算法进行了仿真对比,仿真结果表明基于时域PN序列的SC算法能够实现突发帧的精同步,而改进型SC算法只能实现粗同步。但是改进型SC算法更适合FPGA实现,采用Verilog HDL语言,在Quartus II上完成开发,同时给出了其在ModelSim 6.5b下的仿真结果,结果表明,方案是完全可行的。
上传时间: 2013-11-12
上传用户:yulg
通信原理中同步原理介绍。
标签: 通信原理
上传时间: 2013-11-17
上传用户:lizhen9880
大部分传统的位同步器是针对固定位速率遥测系统来设计的,这不能满足一些可变位速率遥测接收机的需求。因此,提出一种基于FPGA实现的位同步器的设计,它能适应不同位速率的遥测系统。同时,对这种位同步器的实现进行了仿真,验证其正确性和可实现性。
上传时间: 2013-11-01
上传用户:qb1993225