基于FPGA的新型数据位同步时钟提取(CDR)实现方法
标签: FPGA CDR 数据 位同步时钟
上传时间: 2013-08-28
上传用户:huyahui
这是篇, 觉得甚是有用,大家共同学学。
标签: FPGA OFDM 宽带数据 同步系统
上传时间: 2013-08-31
上传用户:ming52900
EDA 实验原代码 包括数字脉冲 触发器 和交通灯等
标签: EDA 实验 代码 交通灯
上传时间: 2013-09-01
上传用户:wdq1111
FPGA同步设计技术,对在FPGA设计中出现的同步问题,毛刺的处理等问题,给出了相应的对策
标签: FPGA 同步设计
上传时间: 2013-09-03
上传用户:lijianyu172
同步复位和异步复位,FPGA设计
标签: FPGA 同步复位 异步复位
上传时间: 2013-09-05
上传用户:swaylong
空间多媒体通信过程中存在的不可预测的分组数据丢失、乱序,可变的链路传输及处理时延抖动以及收发端时钟不同步与漂移等问题,这可能导致接收端在对音视频数据进行显示播放时产生音视频不同步现象。为了解决此问题,提出了一种改进的基于时间戳的空间音视频同步方法,该方法采用一种相对时间戳映射模型,结合接收端同步检测和缓冲设计,能够在无需全网时钟和反馈通道的情况下,实现空间通信中的音视频同步传输,并在接收端进行同步播放显示。对该方法进行了仿真,结果表明了设计的可行性。同步前的均方根误差SPD值平均在150 ms左右,最大能达到176.1 ms。文中方法能将SPD值控制在60 ms左右,不仅能实现音视频同步传输,并且开销很小,可应用在空间多媒体通信中。
标签: 音视频
上传时间: 2013-11-21
上传用户:comer1123
JK触发器的功能分析
标签: JK触发器 分
上传时间: 2013-11-01
上传用户:taiyang250072
D触发器工作原理
标签: D触发器 工作原理
上传时间: 2014-01-09
上传用户:sammi
多个DDS器件同步后,就可以在多个频率载波实现相位和幅度的精确数字调谐控制。这种控制在雷达应用和用于边带抑制的正交(I/Q)上变频中很有用。
标签: GSPS 9910 AD 数字频率合成器
上传时间: 2013-11-13
上传用户:lingzhichao
随着对IEEE1641标准研究的逐渐深入,信号的构建成为了研究重点。对信号模型进行同步和门控控制,可以影响到TSF(测试信号框架)模型的输出,从而达到控制信号的目的,使测试需求更加完善以及测试过程更加精确。
标签: STD 标准 信号模型 门控机制
上传时间: 2014-01-01
上传用户:YUANQINHUI