虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

动态电压

  • 基于动态可重构FPGA的容错技术研究

    针对重构文件的大小、动态容错时隙的长短、实现的复杂性、模块间通信方式、冗余资源的比例与布局等关键问题进行了分析。并对一些突出问题,提出了基于算法和资源多级分块的解决方法,阐述了新方法的性能,及其具有的高灵活性高、粒度等参数可选择、重构布线可靠性高、系统工作频率有保障的优点。

    标签: FPGA 动态可重构 容错 技术研究

    上传时间: 2013-11-23

    上传用户:cylnpy

  • WP370 -采用智能时钟门控技术降低动态开关功耗

        赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下,该解决方案都能保留时序结果。

    标签: 370 WP 智能时钟 动态

    上传时间: 2015-01-02

    上传用户:wutong

  • DRAM内存模块的设计技术

    第二部分:DRAM 内存模块的设计技术..............................................................143第一章 SDR 和DDR 内存的比较..........................................................................143第二章 内存模块的叠层设计.............................................................................145第三章 内存模块的时序要求.............................................................................1493.1 无缓冲(Unbuffered)内存模块的时序分析.......................................1493.2 带寄存器(Registered)的内存模块时序分析...................................154第四章 内存模块信号设计.................................................................................1594.1 时钟信号的设计.......................................................................................1594.2 CS 及CKE 信号的设计..............................................................................1624.3 地址和控制线的设计...............................................................................1634.4 数据信号线的设计...................................................................................1664.5 电源,参考电压Vref 及去耦电容.........................................................169第五章 内存模块的功耗计算.............................................................................172第六章 实际设计案例分析.................................................................................178 目前比较流行的内存模块主要是这三种:SDR,DDR,RAMBUS。其中,RAMBUS内存采用阻抗受控制的串行连接技术,在这里我们将不做进一步探讨,本文所总结的内存设计技术就是针对SDRAM 而言(包括SDR 和DDR)。现在我们来简单地比较一下SDR 和DDR,它们都被称为同步动态内存,其核心技术是一样的。只是DDR 在某些功能上进行了改进,所以DDR 有时也被称为SDRAM II。DDR 的全称是Double Data Rate,也就是双倍的数据传输率,但是其时钟频率没有增加,只是在时钟的上升和下降沿都可以用来进行数据的读写操作。对于SDR 来说,市面上常见的模块主要有PC100/PC133/PC166,而相应的DDR内存则为DDR200(PC1600)/DDR266(PC2100)/DDR333(PC2700)。

    标签: DRAM 内存模块 设计技术

    上传时间: 2013-10-18

    上传用户:宋桃子

  • 电网电压高精度同步采样方法研究_李晓龙

    电网电压采样方面的一片论文,有一定的参考价值

    标签: 电网电压 同步采样 方法研究 高精度

    上传时间: 2013-11-20

    上传用户:wyc199288

  • 发电机电压调节器

    发电机电压调节器

    标签: 发电机 电压调节器

    上传时间: 2013-11-06

    上传用户:liuxinyu2016

  • 四电压比较器LM339简介和9个典型应用例子

    四电压比较器LM339简介和9个典型应用例子

    标签: 339 LM 四电压比较器 典型

    上传时间: 2013-10-10

    上传用户:yeling1919

  • MD201N-RSM系列无刷直流电机驱动器产品数据手册

    MD201N-RSM系列无刷直流电机驱动器(以下简称驱动器)适用于高压型的三相无刷直流电机的驱动,不单具有良好的稳定性能、动态性能和多种的保护机制,还内置了RS-485总线接口,支持Modbus通信协议,组网灵活方便,维护简单。 驱动器自带数字面板,操作简单清晰,既可通过该数字面板本地操作,也可通过Modbus主机远程监控。多种电压、功率档位的型号可供选择,可根据特定的场合选择合适的机型

    标签: N-RSM 201 MD 无刷直流

    上传时间: 2013-10-11

    上传用户:netwolf

  • 量程自动转换电压表设计

    基于51单片机量程自动转换电压表设计

    标签: 量程自动转换 电压表设计

    上传时间: 2014-01-25

    上传用户:黄蛋的蛋黄

  • 实用电压测量电路的设计

    对电压测量电路的基本要求是其应具有高输入阻抗,文章设计了几种实用的电压测量电路,即场效应管差分式电路、高阻型集成运放构成的电路、高稳定度与高增益集成运放构成的电路。这些电压测量电路具有很高的输入阻抗,因而可有效地减小测量误差,提高准确度。

    标签: 电压测量 电路

    上传时间: 2014-01-16

    上传用户:Andy123456

  • 3位数盘面式交直流电压表(无电源式)(24*48mm)

    特点 精确度0.1%满刻度±1位數 可直接量測交直流电压(AC/DC 20~265V)无需另接电源 精密濾波整流,均方根值校正 尺寸小(24x48x50mm),穩定性 分离式端子,配線容易 CE认证

    标签: 24 48 mm 交直流

    上传时间: 2013-11-05

    上传用户:gaome