虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

利用IP

  • WP362-利用设计保存功能实现可重复的结果

        FPGA 设计不再像过去一样只是作为“胶连逻辑 (Gluelogic)”了,由于其复杂度逐年增加,通常还会集成极富挑战性的 IP 核,如 PCI Express® 核等。新型设计中的复杂模块即便不作任何改变也会在满足 QoR(qualityof-result) 要求方面遇到一些困难。保留这些模块的时序非常耗时,既让人感到头疼,往往还徒劳无功。设计保存流程可以帮助客户解决这一难题,既可以让他们满足设计中关键模块的时序要求,又能在今后重用实现的结果,从而显著减少时序收敛过程中的运行次数。

    标签: 362 WP 重复

    上传时间: 2013-11-20

    上传用户:invtnewer

  • 扩频通信芯片STEL-2000A的FPGA实现

    针对传统集成电路(ASIC)功能固定、升级困难等缺点,利用FPGA实现了扩频通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核实现NCO模块,在下变频模块调用了硬核乘法器并引入CIC滤波器进行低通滤波,给出了DQPSK解调的原理和实现方法,推导出一种简便的引入?仔/4固定相移的实现方法。采用模块化的设计方法使用VHDL语言编写出源程序,在Virtex-II Pro 开发板上成功实现了整个系统。测试结果表明该系统正确实现了STEL-2000A的核心功能。 Abstract:  To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.

    标签: STEL 2000 FPGA 扩频通信

    上传时间: 2013-11-19

    上传用户:neu_liyan

  • UG157 LogiCORE IP Initiator/Ta

    UG157 - LogiCORE™ IP Initiator/Target v3.1 for PCI™ 入门指南

    标签: Initiator LogiCORE 157 UG

    上传时间: 2013-10-13

    上传用户:heheh

  • 利用C API实现基于RTX实时仿真系统的在线调参

    介绍了基于Matlab/RTW(Real-time Workshop)和RTX(Real-time extension)构建实时仿真系统的方法;针对基于RTX的实时仿真系统不能直接进行在线调参的不足,提出了一种利用C API(C文件应用程序接口)实现在线调参的方法。经过实验证明,此仿真系统不仅具有很强的实时性,并且拥有良好的人机交互能力;另外,在线调参功能的实现使仿真试验的效率得到了大大的提高,而且还可以作为一种故障注入方法来考察模型的容错能力,是基于RTX实时仿真系统的一大改良。

    标签: API RTX 实时仿真系统

    上传时间: 2014-03-20

    上传用户:lizhizheng88

  • 基于嵌入式机器视觉控制系统的研究

      论文以Altera公司的Cyclone II系列EP2CSQ208为核心芯片,构建基于FPGA的SOPC嵌入式硬件平台,并以此平台为基础深入研究SOPC嵌入式系统的硬件设计和软件开发方法,详细测试和验证系统存储模块和外围模块。同时以嵌入式处理器IP核NioslI为核心,设计出基于NioslI的视觉控制软件。在应用中引入pc/os.II实时操作系统,介绍了实时操作系统I_tc/OS.II的相关概念和移植方法,设计了相关底层软件及轨迹图像识别算法,将具体应用程序划分成多个任务,最终实现了视觉图像的实时处理及小车的实时控制。   在本设计中,图像采集部分利用SAA7111A视频解码芯片完成视频信号的采集,利用FPGA完成复杂高速的逻辑控制及时序设计,将采集的数字视频信号存储在外扩存储器SRAM中,以供后续图像处理。   在构建NioslI CPU时,自定制了SRAM控制器、irda红外接口、OC i2c接口、PWM接口和VGA显示接口等相关外设组件,提供了必要的人机及控制接口,方便系统的控制及调试。

    标签: 嵌入式机器视觉 控制系统

    上传时间: 2013-11-13

    上传用户:chenhr

  • 基于相位编码体制的电离层垂测仪系统设计

    该文介绍了一种电离层垂测仪的设计方法,分析了发射信号的选择要求,给出了实际电路模块。系统利用FPGA的 IP核DDS产生正弦载波信号,经巴克码调相后,通过DAC和功放产生发射信号;接收机采用射频开关和直接ADC采样技术采集回波信号,避免了模拟正交解调时相位不平衡产生的问题。通过外场实验验证,表明该设计是切实可行,具有较好的实用价值。

    标签: 相位编码 电离层 垂测仪 系统设计

    上传时间: 2013-10-26

    上传用户:tdyoung

  • 利用2400系列数字源表对二极管生产进行测试

      这个应用笔记说明如何利用可以作为电流/电压源并测量电流和电压的单一仪器来配置生产测试系统。2400系列数字源表就可以提供这种能力,它包括2400型数字源表、2410型高压数字源表以及2420型大电流数字源表。本文还对二极管三个主要参数测试进行了说明,并对测试系统和IEEE-488总线操作进行了介绍。

    标签: 2400 数字源表 二极管 测试

    上传时间: 2013-11-24

    上传用户:eastimage

  • 如何仿真IP核(建立modelsim仿真库完整解析)

      IP核生成文件:(Xilinx/Altera 同)   IP核生成器生成 ip 后有两个文件对我们比较有用,假设生成了一个 asyn_fifo 的核,则asyn_fifo.veo 给出了例化该核方式(或者在 Edit-》Language Template-》COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是该核的行为模型,主要调用了 xilinx 行为模型库的模块,仿真时该文件也要加入工程。(在 ISE中点中该核,在对应的 processes 窗口中运行“ View Verilog Functional Model ”即可查看该 .v 文件)。如下图所示。

    标签: modelsim 仿真 IP核 仿真库

    上传时间: 2013-11-02

    上传用户:谁偷了我的麦兜

  • 访问TCP/IP协议栈的vxd例子

    访问TCP/IP协议栈的vxd例子

    标签: TCP vxd IP 访问

    上传时间: 2015-01-03

    上传用户:chenjjer

  • 利用IE接口分析HTML文件

    利用IE接口分析HTML文件

    标签: HTML 接口分析

    上传时间: 2014-01-01

    上传用户:kr770906