虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

内部<b>培训资料</b>

  • ARM、Intel、高通、联发科、中芯国际等大厂芯片资料合集

    Intel多核微处理器技术.doc 649KB2019-10-08 11:29 INTEL系列芯片详细参数.doc 334KB2019-10-08 11:29 ARM常用ARM芯片选型.pdf 364KB2019-10-08 11:29 高通产品基础知识培训资料.docx 1.8M2019-10-08 11:29 联发科SDK资料.pdf 1.8M2019-10-08 11:29 高通芯片最强介绍.pdf 860KB2019-10-08 11:29 中芯国际集成电路制造有限公司市场分析.docx 40KB2019-10-08 11:29 联发科MTK芯片型号资料大全.pdf 704KB2019-10-08 11:29 中芯国际RD及半导体技术发展趋势.ppt 7.8M2019-10-08 11:29 Intel-915与925芯片介绍(中文).doc 611KB2019-10-08 11:29 INTEL经典芯片及主板回顾.doc 45KB2019-10-08 11:29 华为海思芯片.docx 257KB2019-10-08 11:29 ARM嵌入式系统ARM芯片的应用和选型.pdf 349KB2019-10-08 11:29 ARM体系结构详解(我上课时老师的100多页PPT课件).pdf 1.2M2019-10-08 11:29 高通芯片发展规格.pdf 100KB2019-10-08 11:29 ARM芯片与开发板实例解析.ppt

    标签: CAXA 制造 工程师 实体

    上传时间: 2013-04-15

    上传用户:eeworm

  • 百为STM32开发板资料合集,包含教程、例程、光盘等

    百为STM32培训资料 百为STM32开发板视频教程 百为STM32开发板教程 百为STM3210E-EVAL开发板例程更新 百为stm32开发板光盘.rar

    标签: Visual 数字图像处理

    上传时间: 2013-04-15

    上传用户:eeworm

  • 工控 PLC优质书籍资料合集,共68本

    怎样看电气二次回路图.pdf 学看实用电气控制线路图.pdf 新电工手册.(上、下册).pdf 西门子工业网络通讯指南 西门子WINCC V7基础与应用_12764349.pdf 西门子S7-300系列PLC及应用软件STEP7.pdf 西门子PROFIBUS工业通信指南 第2版.pdf 西门子 WinCC V7 从入门到提高.pdf 图解西门子S7 1200PLC入门到实践.pdf 图解欧姆龙PLC入门.pdf 图解继电器与可编程控制器.pdf 图解电工学入门.pdf 图解PLC控制系统梯形图和语句表.pdf 伺服控制技术自学手册.pdf 深入浅出西门子人机界面(高清版).pdf 深入浅出西门子S7-300PLC.pdf 深入浅出西门子LOGO!(第2版)_书.pdf 深入浅出WinCC6.0.pdf 三菱通用伺服系统培训资料.pdf 可编程控制器教程(提高篇).pdf …………

    标签: 维修电工 操作手册

    上传时间: 2013-06-11

    上传用户:eeworm

  • 高质量 EMC电磁兼容设计资料合集,PCB设计必备

    01 EMC基础知识---华为.pdf 02 EMC整改及PCB设计(培训资料).pdf 03 考虑EMC的PCB设计.pdf 04 郑军琦EMC(电磁兼容)设计与测试案例分析.pdf 05 提高电磁兼容性的PCB布局.pdf 06 硬件工程师EMC手册.pdf 07 来自检测机构的电磁兼容性设计的建议.pdf 08 华为EMC资料.PDF

    标签: 电工计算

    上传时间: 2013-05-18

    上传用户:eeworm

  • PADS培训资料

    PADS多层板设计规则,详细讲解了如何设置画多层PCB板

    标签: PADS 培训资料

    上传时间: 2013-07-20

    上传用户:标点符号

  • 可重构FPGA通讯纠错进化电路及其实现

    ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.

    标签: FPGA 可重构 通讯 纠错

    上传时间: 2013-07-01

    上传用户:myworkpost

  • 基于CCS的嵌入式软件开发与调试

    介绍了在DSP开发中的基于CCS的嵌入式软件开发与调试。华清远见的培训资料。

    标签: CCS 嵌入式 软件开发 调试

    上传时间: 2013-04-24

    上传用户:黑漆漆

  • TI的实时操作系统DSP-BIOS介绍

    介绍了TI的实时操作系统DSP BIOS,华清远见培训资料,内容包括:使用实时操作系统(RTOS)的需求,DSP/BIOS的组件、线程和内核分析。

    标签: DSP-BIOS 实时操作系统

    上传时间: 2013-04-24

    上传用户:zgu489

  • 嵌入式Linux起步

    华清远见的非常实用的培训资料,讲解了嵌入式Linux的概念、应用、常用指令、开发环境、流程、编程基础等等,非常丰富的讲解资料和图片,整整162页ppt,入门者值得参考学习。

    标签: Linux 嵌入式

    上传时间: 2013-04-24

    上传用户:kelimu

  • 13.56MHz天线设计步骤

    本文是飞利浦公司的培训资料:13.56MHz天线设计步骤。

    标签: 13.56 MHz 天线设计

    上传时间: 2013-06-14

    上传用户:lxm