在CPLD内实现声调和时间的控制,在LATTICE的ISPLEVER6.1下编译通过。可以修改定时时间进行声调的修改
上传时间: 2013-08-17
上传用户:ysystc699
基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等
上传时间: 2013-08-18
上传用户:问题问题
使用CPLD仿真8088核,内有源程序和说明,可以参考
上传时间: 2013-08-22
上传用户:eclipse
FPGA数字电子系统设计与开发实例导航光盘内附源码
上传时间: 2013-08-28
上传用户:r5100
8051工作于11.0592MHZ,RAM扩展为128KB的628128,FlashRom扩展为128KB的AT29C010A\r\n 128KB的RAM分成4个区(Bank) 地址分配为0x0000-0x7FFF\r\n 128KB的FlashRom分成8个区(Bank) 地址分配为0x8000-0xBFFF\r\n 为了使8051能访问整个128KB的RAM空间和128KB的FlashRom空间,在CPLD内建两个寄存器\r\n RamBankReg和FlashRomBankReg用于存放高位地址
上传时间: 2013-08-30
上传用户:cainaifa
protel 常用封装 内有200多个常用原件。
上传时间: 2013-09-11
上传用户:toyoad
Protel四层板与内层分割入门教程,挺有用的....
上传时间: 2013-09-12
上传用户:zq70996813
液晶显示例子,晶振频率Fosc=8MHz,内有仿真文件
上传时间: 2013-09-25
上传用户:781354052
AW5007_CN_V0.95_EZ-FM内置FM天线的低噪声放_大器
上传时间: 2014-01-14
上传用户:xiaowei314
AD内电层与内电层分割教程。
上传时间: 2013-10-27
上传用户:ks201314