虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

内力图

  • Protel四层板与内层分割教程

    Protel四层板与内层分割教程,上手者实用教程。

    标签: Protel 四层板 分割 教程

    上传时间: 2013-06-19

    上传用户:neibuzhuzu

  • H264视频编码器帧内预测系统设计

    H.264视频编解码标准以其高压缩比、高图像质量、良好的网络适应性等优点在数字电视广播、网络视频流媒体传输、视频实时通信等许多方面得到了广泛应用。提高H.264帧内预测的速度,对于实时性要求较高的场合具有重大的意义。为此,论文在总结国内外相关研究的基础上,针对H.264帧内预测的软件实现具有运算量大、实时性差等缺点,提出了一种基于FPGA的高并行、多流水线结构的帧内预测算法的硬件实现。    论文在详细阐述H.264帧内预测编码技术的基础上,分析了17种预测模式算法,通过Matlab仿真建模,直观地给出了预测模式的预测效果,并在JM12.2官方验证平台上测试比较各种预测模式对编码性能的影响,以此为根据对帧内预测模式进行裁剪。接着论文提出了基于FPGA的帧内预测系统的设计方案,将前段采集剑的RGB图像通过色度转换模块转换成YCbCr图像,存入片外SDRAM中,控制模块负责读写数掘送入帧内预测模块进行处理。帧内预测模块中,采用一种并行结构的可配置处理单元,即先求和再移位最后限幅的电路结构,来计算各预测模式下的预测值,极大地减小了预测电路的复杂度。针对预测模式选择算法,论文采用多模式并行运算的方法,即多个结构相同的残差计算模块,同时计算各种预测模式对应的SATD值,充分发挥FPGA高速并行处理的能力。其中Hadamard变换使用行列分离的变换方法,采用蝶形快速变换、流水线设计提高硬件的工作效率。最后,论文设计了LCD显示模块直观地显示所得到的最佳预测模式。    整个帧内预测系统被划分成多个功能模块,采用层次化、模块化的设计思想,并采用流水线结构和乒乓操作来提高系统的并行性、运行速度和总线利用率。所有模块用Verilog语言设计,由Modelsim仿真和集成开发环境ISE9.1综合。仿真与综合结果表明,系统时钟频率最高达到106.7MHz。该设计在完成功能的基础上,能够较好地满足实时性要求。论文对于研究基于FPGA的H.264视频压缩编码系统进行了有益的探索,具有一定的实用价值。

    标签: H264 视频编码器 帧内预测 系统设计

    上传时间: 2013-07-21

    上传用户:ABCD_ABCD

  • H264视频帧内解码器的FPGA实现

    H.264是2003年5月正式颁布的视频压缩标准,它采用了大量最新的视频编码技术,压缩效率和灵活性方面比先前的标准有了很大的提高,广泛应用在多媒体传输、存储等领域。   本文研究反量化、反变换以及帧内预测等H.264帧内...

    标签: H264 FPGA 视频

    上传时间: 2013-04-24

    上传用户:hooooor

  • DVBT系统中内编解码模块的软件仿真

    数字电视按传输方式分为地面、卫星和有线三种。其中,DVB-S和DVB-C这两个全球化的卫星和有线传输方式标准,目前已作为世界统一标准被大多数国家所接受。而对于地面数字电视广播标准,经国际电讯联盟(ITU)批准的共有三个,包括欧盟的DVB-T(Digital Video Broadcasting-Terrestrial,数字视频地面广播)标准、美国的ATSC(Advanced Television System Committee,先进电视制式委员会)标准和日本的ISDB-T(Terrestrial Integrated Services DigitalBroadcasting,综合业务数字广播)标准。综合比较起来,欧洲的DVB-T标准在技术及应用实践上都更加成熟。 本论文首先介绍了DVB-T系统的主要结构,针对DVB-T标准中各模块的实现进行了阐述,并根据发射机端各个模块讨论了接收机端相关模块的算法设计。 随后,论文给出了基于Microsoft Visual Studio 2005平台实现的数字电视基带信号产生与接收的软件仿真系统的总体设计流程,重点讨论了内编解码器和内交织/解交织器的算法与实现,并在实现的多参数可选的数字电视基带信号产生与接收软件仿真平台上,重点分析了内编/解码模块在接收端Viterbi译码算法中采用硬判决、简化软判决以及不同调制方式时对DVB-T系统整体性能的影响。 最后,论文讨论了内码译码算法的实现改进,使得Viterbi译码更适合在FPGA上实现,同时针对逻辑设计进行优化以便节省硬件资源。论文重点讨论了对幸存路径信息存储译码模块的改进,比较了此模块三种不同的实现方式带来的硬件速率和资源的优劣,通过利用4块RAM对幸存路径信息的交互读写,完成了对传统回溯算法的改进,实现了加窗回溯的译码输出,同时实现了回溯长度可配置以实现系统不同的性能要求。

    标签: DVBT 模块 编解码

    上传时间: 2013-08-02

    上传用户:远远ssad

  • F2812电机控制例程(内附有详细工程文件)

    ·F2812电机控制例程(内附有详细工程文件)

    标签: F2812 电机控制 工程

    上传时间: 2013-06-13

    上传用户:exxxds

  • Altium Designer 内电层与内电层分割

    Altium Designer 7.0 系统支持多达16层的内电层,并提供了对内电层连接的全面控制及DRC校验。一个网络可以指定多个内电层,而一个内电层也可以分割成多个区域,以便设置多个不同的网络。

    标签: Designer Altium 内电层 分割

    上传时间: 2013-04-24

    上传用户:moerwang

  • LM3S系列ADC例程内置的温度传感器

    LM3S系列ADC例程:内置的温度传感器

    标签: LM3S ADC 内置 温度传感器

    上传时间: 2013-04-24

    上传用户:qunquan

  • Sphinxbase是卡内基梅隆大学著名的sphinx语音识别工程的公用库

    ·详细说明:sphinxbase是卡内基梅隆大学著名的sphinx语音识别工程的公用库,里面实现了语音的AD处理,端点检测,去噪等功能.文件列表:   67506257sphinxbase-0.1.tar 

    标签: Sphinxbase sphinx 大学 语音识别

    上传时间: 2013-05-26

    上传用户:boyaboy

  • HT9200拨号芯片的使用(内有芯片说明和源代码,DTMF发码)

    ·HT9200拨号芯片的使用(内有芯片说明和源代码,DTMF发码)文件列表:   ha0037   ......\ha0037s.pdf   ......\ht9200.asm 

    标签: 9200 DTMF 芯片 HT

    上传时间: 2013-06-20

    上传用户:xauthu

  • 在FPGA内实现双口RAM

    这样就可以在FPGA内实现双口RAM了...

    标签: FPGA RAM 双口

    上传时间: 2013-08-12

    上传用户:squershop