虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

克隆算法

  • 基于FPGA的跳频系统快速同步算法设计与实现

    同步技术是跳频系统的核心。本文针对FPGA的跳频系统,设计了一种基于独立信道法,同步字头法和精准时钟相结合的快速同步方法,同时设计了基于双图案的改进型独立信道法,同步算法协议,协议帧格式等。该设计使用VHDL硬件语言实现,采用Altera公司的EP3C16E144C8作为核心芯片,并在此硬件平台上进行了功能验证。实际测试表明,该快速同步算法建立时间短、同步稳定可靠。

    标签: FPGA 跳频系统 同步算法

    上传时间: 2013-10-21

    上传用户:JIMMYCB001

  • 基于FFT算法的FPGA实现报告

    基于FFT算法的FPGA实现报告

    标签: FPGA FFT 算法 报告

    上传时间: 2014-01-22

    上传用户:363186

  • 基于FPGA的FFT算法实现

    基于FPGA的FFT算法实现

    标签: FPGA FFT 算法

    上传时间: 2014-12-28

    上传用户:chongchongsunnan

  • 基于FPGA的FIR数字滤波器算法实现

    基于FPGA的FIR数字滤波器算法实现

    标签: FPGA FIR 数字滤波器 算法

    上传时间: 2013-11-12

    上传用户:xz85592677

  • 物联网智能交通拥堵判别算法的研究与实现

        针对城市道路交叉口的常发性交通拥堵现象,依据RFID检测系统的特点,提出了一种基于物联网前端信息采集技术的交通流检测方法。并且对城市道路交叉口采集到的交通流量相对增量、车辆的时间占有率相对增量以及地点平均车速等信息进行了对比性分析和统计推导,从理论上论证了交通拥挤产生时的交通流特点,然后以此为基础给出了交通拥挤事件出现时的判别准则,构造出相应的拥挤检测指标及判别算法。最后利用Matlab编程再结合实际交通测量数据验证了算法的正确性。

    标签: 物联网 智能交通 判别 法的研究

    上传时间: 2014-12-28

    上传用户:GavinNeko

  • Xmodem协议中CRC算法的FPAG实现

    基于解决Xmodem协议中CRC校验的目的,以经典的LFSR硬件电路为基础,采用了按字节并行运算CRC校验码,以及多字节CRC算法的方法。在Quartus II环境下,通过以VHDL语言仿真试验,得出Xmodem协议中CRC校验,以多字节循环并行CRC算法能够满足高速实时性要求的结论。

    标签: Xmodem FPAG CRC 协议

    上传时间: 2013-11-18

    上传用户:lty6899826

  • WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮点DSP算法实现方案

    WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮点DSP算法实现方案: High-Level Implementation of Bit- and Cycle-Accurate Floating-Point DSP Algorithms with Xilinx FPGAs

    标签: Xilinx FPGA 409 DSP

    上传时间: 2013-11-07

    上传用户:defghi010

  • 基于FPGA的相关干涉仪算法的研究与实现

    提出一种利用FPGA实现相关干涉仪测向算法的方法,给出了测向系统的结构和组成框图,并详细介绍了FPGA内部模块的划分及设计流程,最后结合实际设计出一种实现方案,并讨论了该方案在宽带测向中较原有实现方式的优势。为了使算法更适于FPGA实现,提出了一种新的相位样本选取方法,并仿真验证了该方法与传统方法的等效性。

    标签: FPGA 干涉仪 法的研究

    上传时间: 2013-11-11

    上传用户:1142895891

  • AES中SubBytes算法在FPGA的实现

    介绍了AES中,SubBytes算法在FPGA的具体实现.构造SubBytes的S-Box转换表可以直接查找ROM表来实现.通过分析SubBytes算法得到一种可行性硬件逻辑电路,从而实现SubBytes变换的功能.

    标签: SubBytes FPGA AES 算法

    上传时间: 2013-11-30

    上传用户:hzy5825468

  • 基于FPGA 的方向滤波器指纹图像增强算法实现

    设计了一种基于FPGA纯硬件方式实现方向滤波的指纹图像增强算法。设计采用寄存器传输级(RTL)硬件描述语言(Verilog HDL),利用时分复用和流水线处理等技术,完成了方向滤波指纹图像增强算法在FPGA上的实现。整个系统通过了Modelsim的仿真验证并在Terasic公司的DE2平台上完成了硬件测试。设计共消耗了3716个逻辑单元,最高处理速度可达92.93MHz。以50MHz频率工作时,可在0.5s以内完成一幅256×256指纹图像的增强处理。

    标签: FPGA 方向 指纹 图像增强算法

    上传时间: 2013-10-12

    上传用户:拢共湖塘