基于对周边环境的温度和光照信息探测设计的无线识别装置系统由主控制器部分、信号调制与解调部分、功率放大部分、无线传输部分和显示五部分组成,设计以单片机AT89S52 为主控核心器件,采用无线射频识别技术,通过射频信号自动识别目标对象并获取相关数据。
上传时间: 2014-12-30
上传用户:fujiura
本文首先简单介绍了无线通信系统特征,进而引出未来移动通信的关键技术之一—oFDM,并对OFDM系统中已有的信道估计方法做了分类和比较。这些已有的算法在服从奈奎斯特准则的情况下均匀分配导频数据,从而降低了导频分配的灵活性。
上传时间: 2013-12-22
上传用户:lwq11
分析了PD雷达高度表的地回波特性。总结了高度表的工作特征,通过网格映像法借助数字地图思想建立了地面的距离-多普勒关系。考虑回波的影响因素,如散射系数、天线模型等,通过Matlab建模仿真分析了高度表回波的时域和频域特征。研究结果对研制和地面测试弹载雷达高度表提供了技术支持。
上传时间: 2013-10-13
上传用户:stvnash
本文详细阐述了系统硬件平台的构成,由于对应三种不同的射频接入技术,因此,针对不同的接入技术分别对应设计了各自的硬件连接方式。虽然对应不同的硬件连接方式,但是对应三种技术的射频测试却采用了统一的软件管理系统,将三种技术的射频测试管理集成于同一个软件之中。管理软件采用模块化的设计方式,包括测试环境监测模块、系统校准模块、测试初始设置模块、测试运行控制模块、测试信息管理模块等。
上传时间: 2013-10-26
上传用户:维子哥哥
1、高温薄膜滤波器技术(围墙技术) 大规模集成电路,等效50阶带通滤波器,在接近-200℃左右工作,导体电阻接近0欧姆,带通滤波器的品质因素Qu为100,000,是普通腔体滤波器品质因素Qu的20倍。有效抑制带外干扰和进入带内的高阶互调。 2、高性能的射频电路技术 低温低噪声放大器具有高增益(12dB)低噪声系数(<0.5dB)的高性能,增益平坦度小于0.04dB,有效地压低底噪声,放大有用 信号。 比现网用的TMA和LNA的噪声系数好3.5dB左右。世界尖端的制冷机技术,奶瓶大的氦制冷机,无需加冷冻液,可连续可靠地工作几十年。其冷端温度达77°K或-196.15°C。
上传时间: 2013-11-07
上传用户:brain kung
关于射频(RF) 关于射频集成电路 无线通信与射频集成电路设计 课程相关信息 RFIC相关IEEE/IEE期刊和会议• 是什么推动了RFIC 的发展?• Why RFIC?– Why IC?– 体积更小,功耗更低,更便宜→ 移动性、个人化、低成本– 功能更强,适合于复杂的现代通信网络– 更广泛的应用领域如生物芯片、RFID 等• Quiz: why not fully integrated?• 射频集成电路设计最具挑战性之处在于,设计者向上必须懂得无线系统的知识,向下必须具备集成电路物理和工艺基础,既要掌握模拟电路的设计和分析技巧,又要熟悉射频和微波的理论与技术。(当然,高技术应该带来高收益:)
上传时间: 2014-05-08
上传用户:liuchee
同步技术是跳频系统的核心。本文针对FPGA的跳频系统,设计了一种基于独立信道法,同步字头法和精准时钟相结合的快速同步方法,同时设计了基于双图案的改进型独立信道法,同步算法协议,协议帧格式等。该设计使用VHDL硬件语言实现,采用Altera公司的EP3C16E144C8作为核心芯片,并在此硬件平台上进行了功能验证。实际测试表明,该快速同步算法建立时间短、同步稳定可靠。
上传时间: 2013-10-27
上传用户:RQB123
第二部分:DRAM 内存模块的设计技术..............................................................143第一章 SDR 和DDR 内存的比较..........................................................................143第二章 内存模块的叠层设计.............................................................................145第三章 内存模块的时序要求.............................................................................1493.1 无缓冲(Unbuffered)内存模块的时序分析.......................................1493.2 带寄存器(Registered)的内存模块时序分析...................................154第四章 内存模块信号设计.................................................................................1594.1 时钟信号的设计.......................................................................................1594.2 CS 及CKE 信号的设计..............................................................................1624.3 地址和控制线的设计...............................................................................1634.4 数据信号线的设计...................................................................................1664.5 电源,参考电压Vref 及去耦电容.........................................................169第五章 内存模块的功耗计算.............................................................................172第六章 实际设计案例分析.................................................................................178 目前比较流行的内存模块主要是这三种:SDR,DDR,RAMBUS。其中,RAMBUS内存采用阻抗受控制的串行连接技术,在这里我们将不做进一步探讨,本文所总结的内存设计技术就是针对SDRAM 而言(包括SDR 和DDR)。现在我们来简单地比较一下SDR 和DDR,它们都被称为同步动态内存,其核心技术是一样的。只是DDR 在某些功能上进行了改进,所以DDR 有时也被称为SDRAM II。DDR 的全称是Double Data Rate,也就是双倍的数据传输率,但是其时钟频率没有增加,只是在时钟的上升和下降沿都可以用来进行数据的读写操作。对于SDR 来说,市面上常见的模块主要有PC100/PC133/PC166,而相应的DDR内存则为DDR200(PC1600)/DDR266(PC2100)/DDR333(PC2700)。
上传时间: 2013-10-18
上传用户:宋桃子
RSM是广州致远电子有限公司全新系列的基于RS-485接口的数据采集模块。RSM数据采集模块在单个设备中集成了I/O、数据采集和隔离的RS-485总线接口。支持标准的Modbus协议和自定义ASCII协议。RSM-7404是计数/测频模块,具有4路32位计数/测频通道,其中包括2路隔离通道和2路非隔离通道,以满足不同场合需求;模块还具有4路的DO通道和4路DI通道;模块还支持编码器输入功能,可直接连接编码器信号进行角度和转速计算。RSM-7404采用带隔离的RS-485总线接口及看门狗技术,有效保障设备安全可靠运行。
上传时间: 2013-11-07
上传用户:鱼哥哥你好
本系统基于直接数字频率合成技术;以凌阳SPCE061A单片机为控制核心;采用宽带运放AD811和AGC技术使得50Ω负载上峰值达到6V±1V;由模拟乘法器AD835产生调幅信号;由数控电位器程控调制度;通过单片机改变频率字实现调频信号,最大频偏可控;通过模拟开关产生ASK、PSK信号。系统的频率范围在100Hz~12MHz,稳定度优于10-5,最小步进为10Hz
上传时间: 2015-06-03
上传用户:清风冷雨